74LS90D引脚图

RT,求 74LS90D 的引脚图,最好能说明一下它的特性,谢谢!

第1个回答  2009-03-14

脚位及功能见附图

本回答被提问者采纳

74ls90,74LS47引脚功能分布
引脚图: http:\/\/www.powerproduct.com\/blog\/more.asp?userid=280624&blogid=21825 74LS90计数器是一种中规模二一五-十进制计数器,R0(1),R0(2)是清零端,R9(1),R9(2)是置9端,CPA和QA可组成一个二进制计数器,CPB和QBQCQD组成五进制计数器;若把QA和CPB相连,脉冲从CPA输入,则构成8421...

74ls90引脚图及功能
74LS90是一款由德州仪器公司生产的四位二进制计数器芯片,它具有多种功能和广泛的应用。该芯片共有14个引脚,分别是A、B、C、D、R1、R2、R3、R4、QA、QB、QC、QD、CLK和Vcc,每个引脚都有其特定的功能。首先,A、B、C和D引脚用于设置初始计数值。通过这四个引脚,用户可以输入不同的二进制数来...

用74LS90如何构成八进制计数器
步骤和置数法一样,唯一不同的是,将置零信号接到置零端就ok。74ls163是单时钟同步十六进制计数器,附加有置零和置数功能,时钟作用在上升沿。那么,根据其功能表即可制成八进制计数器。同步计数器,当译出置数信号时必须等到时钟信号上升沿到来时才能置数,但上升沿到来时计数器又向高一位计数了,...

大学数字电子技术的课程设计:数字式电子钟的设计或交通灯控制电路设计...
这里所采用的分频电路是由3个总规模计数器74LS90来构成的3级1\/10分频。其电路图如下图7所示:图7 分频器电路图74LS90的引脚图及其功能图如下图所示: 74LS90引脚图74LS90 功能表 3.计数器本设计所采用的是十进制计数器74SL160,根据时分秒各个部分的的不同功能,设计成不同进制的计数器。秒的个位,需要10进...

74ls90是什么芯片?
SN74LS90D - 逻辑芯片 十进制计数器 14SOIC 产品信息 核心供电电压...:十进位 时钟频率: 42MHz 最大计数: 9 电源电压范围: 4.75V 到 5.25V 封装类型: SOIC 针脚数: 14 工作温度范围: 0°C 到 +70°C SVHC(高度关注物质): No SVHC (19-Dec-2011)封装类型: SOIC 时钟频率, 最高: ...

74LS90D怎么设置42进制计数器?
74LS90是十进制计数器,实现42进制计数器用两片就行,当计数到42时利用复位端使两片计数器回0即可。仿真图如下,这是计数到最大数41时的截图,数码管你可以不画,那是为了显示仿真效果的。

led数码管六位动态显示时分秒,有一位不亮,其他都正常,而且1-9数字中有...
段选没选上),如果只有一个显示不出来那个数字那就可能是那段连线的位选线连接或者位选数据有问题(位选没选上),如果确认都没问题那就是坏了.还有你那个不亮的也是看看驱动数据和硬件连接,要是也确定没问题,而且什么数据都不显示只能说明坏了.多半应该是位选没选上....

74ls90,74LS47引脚功能分布
74LS90计数器是一种中规模二一五-十进制计数器,R0(1),R0(2)是清零端,R9(1),R9(2)是置9端,CPA和QA可组成一个二进制计数器,CPB和QBQCQD组成五进制计数器;若把QA和CPB相连,脉冲从CPA输入,则构成8421BCD码十进制计数器。引脚图:http:\/\/hi.baidu.com\/shanghexiangyu\/blog\/item\/986a74...

用74LS90如何构成八进制计数器
步骤和置数法一样,唯一不同的是,将置零信号接到置零端就ok。74ls163是单时钟同步十六进制计数器,附加有置零和置数功能,时钟作用在上升沿。那么,根据其功能表即可制成八进制计数器。同步计数器,当译出置数信号时必须等到时钟信号上升沿到来时才能置数,但上升沿到来时计数器又向高一位计数了,...

用verilog编写LED循环显示控制电路(数字电子技术) 分不是问题..._百度...
这里所采用的分频电路是由3个总规模计数器74LS90来构成的3级1\/10分频。其电路图如下图7所示: 图7 分频器电路图 74LS90的引脚图及其功能图如下图所示: 74LS90引脚图 74LS90 功能表 3.计数器本设计所采用的是十进制计数器74SL160,根据时分秒各个部分的的不同功能,设计成不同进制的计数器。秒的个位,需要...

相似回答