然后连到数码管上。当用实验台上的时钟脉冲给161时,计数是正确的,进制也对,但是当用555制成的秒脉冲做161的CP信号时,计数就出现错误了,这都有可能是哪方面的原因啊??求高人解答啊!!对了,555制成的秒脉冲是没有错误的。
恩。。地的连接木有问题,如果电平幅度不正确,那有可能是什么导致的啊?因为它们单独工作都没有问题,一结合到一起就计数不正确了。
追答电平不正确,最主要原因应该是供电,是否供电的电压不足,你用的是TTL电平(5V)的吧?
另外,给芯片供电的滤波电容要够大。
恩。。电平都是用的5V,其他实验组也是,而且电容也是书上给的。。我哭啊!~还有可能是什么原因啊??电路图已经补充了。电路图是没问题的~!就一实验就出问题。囧啊~!请快速回我啊啊!~
追答虽然原理图连接了地,有没有把555的地和移位寄存器的地连接在一起?
追问应该是接在一起了,因为最初的接地都是用的实验箱里给的,之后的有的可能接在其他芯片的8脚上,或7脚上,不过都是相当于实验箱的给的吧。。
追答要确认! 用示波器去量一下幅度吧!叫你量你也没有去量呢。。
那个,555单独制成秒脉冲没问题,计数器单独工作也是六十进制,没问题,就是用555制成的秒脉冲做计数器的CP脉冲时,计数就不正确了,十进制不对,六进制也不对,而且只循环一次。呃。。那个,可能的原因都有神马啊?我现在木有电路图啊啊~~~
追答你是说只有实物而无电路图?这个不好说的,既然问题出来了,肯定是电路的信号走向出问题,除非555电源与161电源不同,
追问图已经补充上了,图应该是没问题的,555是书上的图,计数器也已经验证过了。。啊啊啊!~请快速回我啊~!
追答161,电路,1脚该接不接,7、10脚连向标注不明,但是你说可以运行就不理了;
但是我想知道 Vcc=??
。。。1脚都连了好不好啊,后两个是高电平,接的1,前两个是通过数码管那里控制的,7,10都是接的高电平,都是1,VCC=5V。。电路是没问题的,已经验证过了,我只想知道引起错误的原因可能是什么。。
追答呵呵,那个是1啊,表示高电平,你也该画个箭头啊;
振荡器与计数器都电源是一样的,那么,你在555输出端(3脚)加接个1-2KΩ电阻到地吧,试一试;
我用555定时器做成多谐振荡器,形成秒脉冲,用2个74LS161分别制成十进制...
用示波器确认下电平幅度!!!另外,确认下地的连接。
大学数字电子技术的课程设计:数字式电子钟的设计或交通灯控制电路设计...
集成电路555与RC组成的多谐振荡器电路:如果精度要求不高,则可以采用由集成电路定时器555与RC组成的多谐振荡器。如上图所示。设振荡频率f=1KHz,R为可调电阻,微调R1可以调出1KHz输出。石英晶体振荡电路:采用的32768晶体振荡电路,其频率为32768Hz,然后再经过15分频电路可得到标准的1Hz的脉冲输出.R的阻值,对于TTL门电路...
数字钟设计
振荡器的频率进行微调,再通过一个反相器,输出32768HZ的方波将此方波的频率进行15次二分频后,在输出端刚好可得到频率为1HZ的脉冲信号。 第二种方案如图三采用集成电路555定时器与RC组成的多谐振荡器。输出的脉冲频率为fS=1\/[(R1+2R2)C1ln2]=1KHZ,周期T=1\/fS=1ms。若参数选择:R1=R2=10K欧姆,C1=47uF时,可...
计数器用两片74LS161芯片如何实现十进制计数功能?
用两片74LS161芯片,一片控制个位,为十进制;另一片控制十位,为六进制。个位的最高位0,接十位的CP,个位十进制计数器经过十个脉冲循环一次,每当第十个脉冲来到后Q由1变为0,相当于一个下降沿,使十位六进制计数器计数。经过六十个脉冲,个位和十位计数器都恢复为0000。
如何使用555定时器连接成的多谐振荡器做成周期1s占空比随意
按图上的参数选取元件,就是一个1Hz的秒脉冲发生器
用555和74160计数器设计一个数字电子钟计时系统
在数字钟电路中,由两个60进制同步递增计数器完成秒、分计数,由24\/12进制同步递增计数器实现小时计数。秒、分、时计数器之间采用同步级连方式。开关K控制小时的24进制和12进制计数方式选择。为简化电路,直接选用信号源库中的方波秒脉冲作数字钟的秒脉冲信号,读者可自行设计独立的秒脉冲源,例如;可利用555多谐振荡器...
74LS161如何设计十进制计数器?
1. 了解74LS161:74LS161是一个4位同步二进制计数器,具有异步清除和同步使能输入。它可以配置为模16(0到15)的计数器。为了将其转换为模12计数器,我们需要在计数达到12时复位计数器。2. 设置74LS161为十二进制模式:我们需要将74LS161的某些输出线连接到其清除输入(CLR),以便在计数达到12时...
用多个74LS161芯片构成的计算器是什么计算器?
74ls161应用 60进制同步加法计数器 用同步加法计数器74LS161(或74LS160)和二4输入与非门74LS20构成百以内任意进制计数器,并采用LED数码管显示计数进制。采用555定时器构成多谐振荡电路,为同步加法计数器提供时钟输入信号。加法计数器设计(清零法)74LS161为十六进制四位二进制加法计数器,异步清零,同步...
试用两片74LS161采用三种不同的方法设计一个24进制计数器
要设计一个24进制计数器,要用两片74LS161,分别 计十位和个位数。但是,因为74LS161是四位二进制计数器,首先要把个位的改成十进制计数器,并产生一个进位信号送到十位计数器。这要用反馈置数法。而两位合起来组成24进制计数器,就利用计数24的值产生复位信号,使两片计数器回0,这只能用反馈清...
怎么用74ls161设计6进制计数器?跪求详细设计过程
74LS161是一个同步的可预置的四位二进制计数器,并自带有异步功能。可以采用反馈归零法进行6进制的计数器设计。具体设计如下:1、添加一个74LS161芯片:2、添加一个与非门:3、由于需求是6位进制,6的二进制表示为0110,即输出QB和QC需要为1,才能进位,因此将输出QB和QC连接到与非门的输出A和B端口...