要实现图中各TTL门电路输出端所示的逻辑关系,各电路的接法正确的有。。求解答~

如题所述

第1个回答  推荐于2017-11-24
正解A、D
【解析】
A中是个与非门,TTL门电路悬空相当于1(CMOS门电路悬空相当于0),所以A中相当于“A与B与1”再非,就是F。故A正确。
B中是个与门,其中有个输入是0(接地,地电平),任何逻辑与0,结果都为0,故B错误。
C中是个或非门,其中悬空脚 相当于1,任何逻辑 或 1,结果都为1,故C错误。
D中是个或门,其中一个脚接了一个很小的下拉电阻,相当于输入为0(该脚的电压被电阻拉低了)任何逻辑 或 0,结果不变,所以D正确。
E中也是个或门,但是E中的一个脚接的是伏特表,相当于一个无限大的电阻,可以近似为开路,所以其输入为1, 任何逻辑 或 1,结果为1,故E错误。

综上所述,答案应为AD。本回答被提问者采纳

图中所示各输出逻辑,各TTL逻辑图的接法是否正确?如果有错,请详细说明原...
d)、e)正确;f)与或非门,输出表达式改正为:Z=(AB+CD)非;

...为实现图中输出所示逻辑函数表达式的逻辑关系,空余的输入端应如何...
1、与门电路接高电位或悬空,不可接低电平。2、对或门电路接地(或通过小电阻接地),不能接高电平和悬空。对应2。注意,对CMOS门电路,多余输入端不可悬空。

如图所示TTL门电路,为实现图中输出所示逻辑函数表达式的逻辑关系...
TTL或门电路的多余输入端可以并联,也可以接地(或通过小电阻接地),不可悬空和通过大电阻接地。

如图所示TTL门电路,为实现图中输出所示逻辑函数表达式的逻辑关系...
逻辑门电路中,多余的输入端的处理,当输入端是 与 关系的,多余端接高电平或者和一输入端并联。当输入端是 或 关系的,则多余端接低电平或者和一输入端并联。对于TTL门电路,输入端悬空也相当于输入高电平,而对于低电平输入,原理上是可以通过串联电阻把输入端连接到地的,但是电阻值不能大了。

...为实现图中输出所示逻辑函数表达式的逻辑关系,多余的C端应如何处...
既然前端是 或 运算,那么 任何 输入端 与 0 进行 或 运算操作,结果还是它自身,就像 0 不存在一样。所以,C 端等于 0 就可以。当然,还有 A+A = A,B+B=B 这个原因,要是让 C = A 或 C = B,那么,结果也一样。所以,正确的答案有:A、D、E 共 三个。

如图所示,数字电子技术一道很简单的题目TTL门电路,输入端1,2,3为多...
门电路内加个音乐符是什么门?应是4输入端与非门。与非门的逻辑关系:只有当全部输入端都处于高电平时,输出端才呈低电平;只要有一个输入端处于低电平,输出端就输出高电平。输入端1、2、3为多余端,只用一个输入端,与非门当反相门(非门)用,根据与非门的逻辑关系得知,(1)、(2)正确。

TTL门电路的题目,有些疑惑(答得好有追加)
把逻辑关系式转换成 “或” 的形式,容易分析逻辑关系。控制端 EN' 的名称容易与逻辑的非运算 EN' 混淆,作为控制端名称的 EN‘,是一个整体,是标明输入端低电平有效,与门的输入端带小圆圈也是表示相同的意思,即 EN' 端子 = 0 时,输出是 A * B。我下面的式子把 EN’ 端子命名为 K ,...

电路的接法是否正确?若正确,请写出F的表达式。(注:图1中的逻辑门为集电...
单个逻辑门为集电极开路,即OC门,其输出端是可以相互连接的,称谓“ 线与“;那么输出端的逻辑表达式为:F = (A*B)' * (C*D)'

...的逻辑电路如题14图所示,其输出函数F的逻辑关系式为( )
选 D.F=1。因为后面的与非门已有一个输入端为0,所以,不管另一个输入端是0或者是1,最后F=1。

如何判断TTL门电路输出端的逻辑状态
TTL输入端如果悬空,视为'1'(这时输入端的三极管T1截止)如果通过大电阻(>1.5k)接地,视为1,由传输特性曲线可以分析得到。类似的,通过小电阻(<0.7k)接地,视为0。

相似回答