奥,我没说清楚。上面的clk是原始时钟,然后clk_20m,clk_100m,clk_sdram都是pll例化出来的。我觉得如果是pll例化的问题,那应该都是高阻态,可是现在只有一个事,我就不知道为什么了?
追答直接调用的PLL宏么,如果是这样的话,应该不会有什么问题啊,看看你的M和N参数,实在不行,重新添加一次,在编译试试
追问我把pll单独拿出来就没问题,但是放到fifo中就有问题了。
追答那你看看你的fifo的深度和宽度满不满足要求
你产生时钟信号,为啥要用fifo呢?应该不用的 啊
奥,我没说清楚。上面的clk是原始时钟,然后clk_20m,clk_100m,clk_sdram都是pll例化出来的。我觉得如果是pll例化的问题,那应该都是高阻态,可是现在只有一个事,我就不知道为什么了?
追答那可能是你这一个例化错了,PLL产生时钟是互不影响的,错一个说明你这个在定制的时候出了问题,你再看看是不是定制上出了问题
追问我把pll单独拿出来就没问题,但是放到fifo中就有问题了。
Modelsim-Altera SE时序仿真,一信号某几位始终处于高阻态
看你写的代码感觉很多语法问题,一般情况下输入端没有被赋予初值在modelsim仿真时就会是高组态,对比A和B,A是高组态,B不是,就噶西安你的testbench代码中给A赋值时,“ ’ ”号后面的的进制数写成大写了,你可以将他们都改成小写试试。你的输出高组态,我觉得是div代码中” output reg [27:0]C...
modelsim仿真为什么一直为高阻?
首先检查检查tb给的激励信号是否符合要求,比如说时钟信号啊,reset信号(高电平还是低电平复位有效)然后看看有些信号是否给了初始值,设计中,有些信号要给初始值的,不然它默认输出是高阻态的!
使用quartus 9.1调用modelsim仿真时输入信号为高阻态,不知道怎么回事...
ise 调用modlesim仿真,和你的截图很类似,检查了自己的激励没有问题;在网上查了一个小时,说是要把你想仿真的文件设置为顶层(在implementation中又见设置set as topmodule),然后重新启动modelsim,这个问题就解决了
使用ModelSim仿真Xilinx的fifo核时,好几个信号出现高阻态,包括empty、f...
向外读取数据的时候是要将读使能置为有效的,也就是将rd_en拉高,否则你是读不出来数据的,请采纳
如何在modelsim仿真quartus的IP?为什么输出一直是zzzz的高阻态。mod...
仿真IP核必须将对应的库添加,最好要找到.v文件放在你的源文件的文件夹中一起做仿真。祝你好运