74LS162和74ls00本身是十进制。要实现7进制有两种方法:清零和置数。
清零法:将输出端的Q0、Q1、Q2(Q3是高位)通过一个与非门接到清零端,置数端接高电平(数据输入端不用管)。
置数法:数据输入端D0、D1、D2、D3(D3是高位)接成0011,清零端接高电平,输出端CO接一个非门,再接到置数端,此时的输出就是7进制。
计数是一种最简单基本的运算,计数器就是实现这种运算的逻辑电路,计数器在数字系统中主要是对脉冲的个数进行计数,以实现测量、计数和控制的功能,同时兼有分频功能
计数器是由基本的计数单元和一些控制门所组成,计数单元则由一系列具有存储信息功能的各类触发器构成,这些触发器有RS触发器、T触发器、D触发器及JK触发器等。
左复位、右置位
简介点说就是这样。
相关拓展:
74ls162概述
74ls162是为可预置的十进制同步计数器,其主要电特性的典型值如下:
162的清除端是同步的。当清除端/SR为低电平时,在时钟端CP上升沿作用下,才可完成清除功能。
162的预置是同步的。当置入控制器/PE为低电平时,在CP上升沿作用下,输出端Q0-Q3与数据输入端P0-P3一致。
对于54/74162,当CP由低至高跳变或跳变前,如果计数控制端CEP、CET为高电平,则/PE应避免由低至高电平的跳变,而54/74LS162无此种限制。
162的计数是同步的,靠CP同时加在四个触发器上而实现的。当CEP、CET均为高电平时,在CP上升沿作用下Q0-Q3同时变化,从而消除了异步计数器中出现的计数尖峰。
对于54/74162,只有当CP为高电平时,CEP、CET才允许由高至低电平的跳变,而54/74LS162的CEP、CET跳变与CP无关。
162有超前进位功能。当计数溢出时,进位输出端(TC)输出一个高电平脉冲,其宽度为Q0的高电平部分。在不外加门电路的情况下,可级联成N位同步计数器。
对于54/74LS162,在CP出现前,即使CEP、CET、/SR发生变化,电路的功能也不受影响。
74ls162引脚图及功能
引出端符号:
TC 进位输出端
CEP 计数控制端
Q0-Q3 输出端
CET 计数控制端
CP 时钟输入端(上升沿有效)
/SR 异步清除输入端(低电平有效)
/PE 同步并行置入控制端(低电平有效)
74ls162功能表
说明:
H-高电平
L-低电平
X-任意
74ls162极限值
电源电压------------------------------------------------7V
输入电压
54/74162-----------------------------------------5.5V
54/74LS162---------------------------------------7V
CEP与CET间电压
54/74162-----------------------------------------5.5V
工作环境温度
54×××-------------------------------55~125℃
74×××------------------------------------0~70℃
贮存温度---------------------------------------65~150℃
74ls162推荐工作条件
74ls162逻辑图
74ls162静态特性
【1】:测试条件中的“最大”和“最小”用推荐工作条件中的相应值。
74ls162动态特性
【2】:fmax-最大时钟频率
tPLH-输出由低到高电平传输延迟时间
tPHL-输出由高到低电平传输延迟时间
74ls162应用电路
采用同步置零74LS162计数器来设计24进制计数器,反馈代码必须是(23)10相应的8421BCD码为00100011.由此可见反馈信号应取自十位芯片的Q1及个位芯片的Q1和Q0,相应的与非门应改成四输入端与非门。
用74LS162并行置零法设计24进制计数器的电路图如图所示。
74LS162和74LS00的区别是什么
74ls162是为可预置的十进制同步计数器,其主要电特性的典型值如下:162的清除端是同步的。当清除端\/SR为低电平时,在时钟端CP上升沿作用下,才可完成清除功能。162的预置是同步的。当置入控制器\/PE为低电平时,在CP上升沿作用下,输出端Q0-Q3与数据输入端P0-P3一致。对于54\/74162,当CP由低至...
复工器是什么器件
74LS162 TTL 可预置BCD同步清除计数器74LS163 TTL 可予制四位二进制同步清除计数器74LS164 TTL 八位串行入\/并行输出移位寄存器74LS165 TTL 八位并行入\/串行输出移位寄存器74LS166 TTL 八位并入\/串出移位寄存器74LS169 TTL 二进制四位加\/减同步计数器74LS17 TTL 开路输出六同相缓冲\/驱动器74LS170 TTL 开路输...
74LS系列是由什么门电路组成的
74LS17 TTL 开路输出六同相缓冲\/驱动器 74LS170 TTL 开路输出4×4寄存器堆 74LS173 TTL 三态输出四位D型寄存器 74LS174 TTL 带公共时钟和复位六D触发器 74LS175 TTL 带公共时钟和复位四D触发器 74LS180 TTL 9位奇数\/偶数发生器\/校验器 74LS181 TTL 算术逻辑单元\/函数发生器 74LS185 TTL 二进制—BCD...
常见的集成电路芯片有哪些?
74HC374 3-STATE OCTAL D FLIPFLOP 三态D触发器74HC393 4-BIT BINARY COUNTER 4位二进制计数器74HC4016 QUAD ANALOG SWITCH 四路模拟量开关74HC4020 14-Stage Binary Counter 14输出计数器74HC4017 Decade Counter\/Divider with 10 Decoded Outputs十进制计数器带10个译码输出端74HC4040 12 Stage Binary Counter...
74LS161和74LS160区别
4、hc162 可预置 bcd 计数器(同步清除)。74hc163 可预置四位二进制计数器(同步清除)。二个都是同步清除,差在一个是十进制一个是二进制。5、我有更好的答案推荐于2016-11-04 13:24:16 最佳答案 前者为四位二进制,后者为2-10进制;且都为同步可预置计数器。74ls161 是4位二进制同步计数...
74ls194a 后边的a表示什么意思?
集成双向移位寄存器74LS194四位双向移位寄存器74LS194ABCDN没见过。74HC\/LS\/HCT\/F系列芯片的区别1、 LS是低功耗肖特基,HC是高速COMS。LS的速度比HC略快。HCT输入输出与LS兼容,但是功耗低;F是高速肖特基电路;2、 LS是TTL电平,HC是COMS电平。3、 LS输入开路为高电平,HC输入不允许开路, hc 一般都要求有上下拉...
怎么用74ls161设计八进制计数器用预置法预置数为0110
为您推荐: 74ls161 八进制 74ls00 八进制计数器电路图 74ls138 八进制计数器是什么? 八进制计数器设计 74ls162八进制计数器 74ls161八进制计数器 74ls161五十进制 74ls248 其他类似问题2014-12-28 数字电路问题。如何使用 预置数法 使74LS161构成二十四... 14 2012-12-22 如何用74LS161来...
求Altium Designer常用库及部分元件名中英文对照表???
74系列:74LS00 TTL 2输入端四与非门74LS01 TTL 集电极开路2输入端四与非门74LS02 TTL 2输入端四或非门74LS03 TTL 集电极开路2输入端四与非门74LS122 TTL 可再触发单稳态多谐振荡器74LS123 TTL 双可再触发单稳态多谐振荡器74LS125 TTL 三态输出高有效四总线缓冲门74LS126 TTL 三态输出低有效四总线缓冲门...
我的女朋友
74HCT373N 74HCT393N 74HCT573N 74HCT688N 74HCT74N 74LCX08M 74LCX245MTC 74LS00 74LS02 74LS05 74LS09 74LS09 74LS09 74LS113 74LS114 74LS123N 74LS125 74LS126A 74LS139 74LS14 74LS14 74LS151 74LS153 74LS153 74LS157 74LS162 74LS165 74LS173 74LS174 74LS174 74LS191 74...
74LS162是几进制的?
74LS162和74ls00本身是十进制。要实现7进制有两种方法:清零和置数。清零法:将输出端的Q0、Q1、Q2(Q3是高位)通过一个与非门接到清零端,置数端接高电平(数据输入端不用管)。置数法:数据输入端D0、D1、D2、D3(D3是高位)接成0011,清零端接高电平,输出端CO接一个非门,再接到置数...