一、用两片74LS160设计19进制计数器
二、用两片74LS161设计19进制计数器
计数是一种最简单基本的运算,计数器就是实现这种运算的逻辑电路,计数器在数字系统中主要是对脉冲的个数进行计数,以实现测量、计数和控制的功能
同时兼有分频功能,计数器是由基本的计数单元和一些控制门所组成,计数单元则由一系列具有存储信息功能的各类触发器构成,这些触发器有RS触发器、T触发器、D触发器及JK触发器等。
扩展资料:
1、如果按照计数器中的触发器是否同时翻转分类,可将计数器分为同步计数器和异步计数器两种。
2、如果按照计数过程中数字增减分类,又可将计数器分为加法计数器、减法计数器和可逆计数器,随时钟信号不断增加的为加法计数器,不断减少的为减法计数器,可增可减的叫做可逆计数器。
另外还有很多种分类不一一列举,但是最常用的是第一种分类,因为这种分类可以使人一目了然,知道这个计数器到底是什么触发方式,以便于设计者进行电路的设计。
此外,也经常按照计数器的计数进制把计数器分为二进制计数器、十进制计数器等等。
参考资料来源:百度百科-计数器
一、用两片74LS160设计19进制计数器
74LS160 芯片是同步十进制计数器(直接清零),利用两片74LS160设计19进制计数器(如下图所示),将CP脉冲输入端分别与两片74LS160的计数脉冲输入端相连,第一片74LS160的输出端Q3、第二片74LS160的输出端Q0和二与非门G1的两个输入端相连,将二与非门的输出端作为计数器的输出端;将第一片74LS160的输出端Q1、Q3,第二片74LS160的输出端Q0分别和三与非门G2的三个输入端相连,三与非门的输出端分别和两片74LS160的清零端RD非相连,将第一片74LS160的使能EP、ET端置1”,而第一片74LS160的终端计数输出端C分别与第二片74LS160的使能EP、ET 相连,两片74LS160的置数端LD非“置1”,这样就实现了用74LS161设计19进制计数器。
二、用两片74LS161设计19进制计数器
74LS161芯片是同步四位二进制计数器(直接清零)。利用两片74LS161设计19进制计数器(如下图所示),将CP脉冲输入端分别与两片74LS161的计数脉冲输入端相连,第一片74LS161的输出端Q3、第二片74LS160的输出端Q0、Q1和三与非门G1的三个输入端相连,将三与非门的输出端作为计数器的输出端;将第一片74LS161的输出端Q0、Q1、Q2、Q3,第二片74LS161的输出端Q0、Q1分别和六与非门G2的六个输入端相连(图中只画出三根线),六与非门的输出端分别和两片74LS160的清零端RD非相连,将第一片74LS160的使能EP、ET端置1”,而第一片74LS160的终端计数输出端C分别与第二片74LS160的使能EP、ET 相连,两片74LS160的置数端LD非“置1”,用74LS161设计19进制计数器。
本回答被网友采纳怎么用74LS161和74LS160分别设计19进制计数器(急需)
一、用两片74LS160设计19进制计数器 二、用两片74LS161设计19进制计数器 计数是一种最简单基本的运算,计数器就是实现这种运算的逻辑电路,计数器在数字系统中主要是对脉冲的个数进行计数,以实现测量、计数和控制的功能 同时兼有分频功能,计数器是由基本的计数单元和一些控制门所组成,计数单元则由...
74LS161怎么使用?
清零端CR=“0”,计数器输出Q3、Q2、Q1、Q0立即为全“0”,这个时候为异步复位功能。当CR=“1”且LD=“0”时,在CP信号上升沿作用后,74LS161输出端Q3、Q2、Q1、Q0的状态分别与并行数据输入端D3,D2,D1,D0的状态一样,为同步置数功能。而只有当CR=LD=EP=ET=“1”、CP脉冲上升沿作用...
74LS161怎么用
5、用74LS160设计任意进制计数器:74LS160是十进制同步加法器计数器。同步由时钟信号的清除和设置控制。附加功能包括进位输出端、设置端和清除端,以及输入端和时钟信号端口的状态输出。其他端口暂时不需要。6、而只有当CR=LD=EP=ET=“1”、CP脉冲上升沿作用后,计数器加1。74LS161还有一个进位输出端...
如何用74LS161设计计数器电路?
把一个计量单位称为模或者模数。模数为8,就是8进制。以2进制表达就是三位二进制:000、001、010、011、100、101、110、111。二、74LS161介绍 4位二进制同步计数器(异步清零),清零方式分为反馈置零法与反馈置数法,本处采用反馈置数法,反馈置零法类同。三、逻辑分析功能的使用 逻辑分析功能的...
74LS161怎样使用?
使用反馈预置法设计8进制计数器,8的二进制为1000,即Q2Q1Q0都为000,Q3为1,因此将Q3通过一个非门接入置位端,这样每次计数到7后被置为0,完成0-7的8进制计数。置数端D3D2D1D0设置为0。
计数器74LS161是如何工作的?
74LS161是一个同步的可预置的四位二进制计数器,并自带有异步功能。可以采用反馈归零法进行6进制的计数器设计。具体设计如下:1、添加一个74LS161芯片:2、添加一个与非门:3、由于需求是6位进制,6的二进制表示为0110,即输出QB和QC需要为1,才能进位,因此将输出QB和QC连接到与非门的输出A和B端口...
用74LS160怎么设计任意进制计数器
用74LS160设计任意进制计数器:74LS160是十进制同步加法器计数器。同步由时钟信号的清除和设置控制。附加功能包括进位输出端、设置端和清除端,以及输入端和时钟信号端口的状态输出。其他端口暂时不需要。然后,根据上述端口,使用“0”反馈设置来实现反馈复位。74160的有效周期为0000-1001。因为初始状态是...
74LS161是什么电路,怎么用?
设计四进制计数器,有两种方法:同步置数法或异步清零法。此处采用同步置数法。要使计数器为4进制,即循环0000~0011这4个状态。可使D0~D3接地,即预置数0000,将Q0和Q1接与非门输入端,与非门输出端接\/LD。这样,当计数器由0000计到0011时,与非门输出为低电平,\/LD端口有效,使计数器从预置数...
两个74LS161的怎么做计数器?
用两片74LS161芯片,一片控制个位,为十进制;另一片控制十位,为六进制。个位的最高位0,接十位的CP,个位十进制计数器经过十个脉冲循环一次,每当第十个脉冲来到后Q由1变为0,相当于一个下降沿,使十位六进制计数器计数。经过六十个脉冲,个位和十位计数器都恢复为0000。
设计“21进制计数器”要求用74ls161和与非门实现
74161是四位2进制(16进制),所以先要两片级联。级联可以并行进位(低位片C端接高位的使能端,CLK同步)也可串行进位(低位片的C端接高位的CLK,使能端接高电平),然后把两位16进制转换为21进制,可以把低位的Q0和高位的Q1接到异步清零端(考虑到21为0010和0001)。