用74LS279锁定74ls148,这样子连接为什么不行,用4Q的输出高电平来使得EI使能端无效。

如题所述

原理上,如图的用4Q的输出高电平来使得EI使能端无效是可以的,只是你这里把Q4输出直接接地了,这个错误不应该;追问

那要怎么接

追答

这个啊,和上面的连接不一样吗,到底想要说什么;
之前看到过有人拿这个图来问,有空回答也不见了;

追问

我想问清零端为什么无效

就是这电路只能用一次,按清零GS变灰色

这两个警告又是什么意思?_?

追答

看了下LS148手册,判断出现这个问题,应该只是个仿真模型问题,出现了逻辑竞争;
你将4RS-Q 换为74---一个D触发器试试;

追问

但是要一定用74ls279

追答

你先仿真,成功了,再回头来就比较容易理解并解决这个问题了;

追问

有4个警告

烦死了

仿真是可以仿真,但是有警告

追答

就是没有成功嘛,按我上面说的去做吧,我成功了;

追问

发个图来看看

什么是逻辑竞争

追答

做仿真,得想办法让其成功,然后再去想不成功的原因;

如在做振荡器电路仿真时,不易起振,就加个开关人为触发起振(对proteus);

温馨提示:内容为网友见解,仅供参考
无其他回答

求四路抢答器电路原理图
工作原理 抢答器由74LS148、74LS279、74LS48组成,LED显示器 开始时,当支持人按钮还未按是,CLR为0,所以输出Q1~Q4为0;放光二极管全为灭的,当主持人按钮按下时CLR为1,可以输入,谁先抢答,相应的谁的灯亮,利用74LS279和74LS148输出的是cp等于0,锁存其他的,不能使其他的输出。

速求,74LS148的输入信号EI和输出信号GS,EO的作用分别是什么?谢谢了_百 ...
EI 作用:选通输入端(低电平有效)。GS 作用:片优先编码输出端即宽展端(低电平有效)EO 作用:选通输出端,即使能输出端 选通,即行列选通信号,简单来说,就是内存内部结构中,对存储单元的地址进行标示的坐标。行地址就好像是横坐标,列地址就纵坐标。计算机系统里,利用行列选通信号来提取内存里指...

多路智力竞赛抢答器的设计
原理:在74ls279中,由于4回路中2回路置位端子为两个,所以使用其一时,整理两个置位输入作为1个使用,或将另一个输入固定为“H”使用。另外,作为稍微变化74LS279 的使用方法,也可将3组作为RS锁存器使用,剩余的RS锁存器作为2输入NAND门电路使用,复位输入例如①管脚固定为”L”时其输入为”H”,所以可构成将②和...

如何设计基于单片机的多功能8路抢答器
0输入信号,当有选手将键按下时(如按下S5),74LSl48的输出=010, =0,经RS锁存器后,CTR=l, =1,74LS279处于工作状态,4Q3Q2Q=101,经74LS48译码后,显示器显示出“5”。此外,CTR=1,使74l48的端为高电平,74LSl48处于禁止工作状态,封锁了其它按键的输入。当按下的键松开后,74LSl48的为高电平,但由于...

求一四路抢答器电路图的设计
4.锁存的实现:LS373的有信号输入时,通过74LS21将信号反馈回74LS373的使能端EI,此时LS373被高电平锁住,停止工作,禁止其它选手抢答,同时将低电平信号反馈回74ls192的倒计时输入端,使其停止工作,保持剩余抢答时间。当倒计时为0时,通过74LS32将信号反馈回74LS148的使能端EI,此时LS148被锁在低电平,停止工作,禁止有...

数字电路设计:六人抢答器
图中,门G1的作用是控制时钟信号CP的放行与禁止,门G2的作用是控制74LS148的输人使能端 。图11、4的工作原理是:主持人控制开关从"清除"位置拨到"开始"位置时,来自于图5-5中的74LS279的输出 1Q=0,经G3反相, A=1,则时钟信号CP能够加到74LS192的CPD时钟输入端,定时电路进行递减计时。同时,在定时时间未到...

如何用74LS42、74LS283组成编码器?
74LS42的功能是:十进制译码器;74LS283的功能是:四位二进制超前进位全加器。可以使用单个74ls148芯片的简化真值表和32行5行优先编码器的简化真值表,找出每个块74ls148和74ls148的每个32-5行优先编码器输出和每个块的 yex 之间的关系。使用74lsl148的选通输入 s,选通输出 ys 和扩展 yex,四个...

如何用4片8线-3线优先编码器74LS148组成32线-5线优先编码器
与每块74LS148输出的关系。优先编码器可以排列连接在一起,组成更大规模的编码器,如6个4线-2线优先编码器可以组成1个16线-4线编码器,其中信号源作为4个编码器的输入,前4个编码器的输入作为2个编码器的输入。优先编码器相比简单编码器电路有更强的处理能力,因为其能处理所有的输入组合情况。

...那是个什么意思?为什么在EO=1是低电平有效?
H代表逻辑高电平。L代表逻辑低电平。X=无关。看内部逻辑图表更好理解是怎么一回事。知道逻辑是具体怎么实现功能的。EI是输入,不需要判断。是控制信号。当EI为高电平时不编码,5个输出都为高电平。EO为各输入信号的 “或非” 关系,当输入都为高电平时EO才为低电平,否则,EO为高电平。

具有倒计数显示功能的定时开关电路设计
根据上面的功能要求,设计的时序控制电路如4-5图所示。图中,门G1的作用是控制时钟信号CP的放行与禁止,门G2的作用是控制74LS148的输人使能端 。图11、4的工作原理是:主持人控制开关从"清除"位置拨到"开始"位置时,来自于图5-5中的74LS279的输出 1Q=0,经G3反相, A=1,则时钟信号CP能够...

相似回答