74HC161和74LS161都是常用的四位二进制可预置的同步加法计数器,74HC161是CMOS型,74LS161是TTL型。它可以灵活的运用在各种数字电路,以及单片机系统中实现分频器等很多重要的功能。
CLR为异步清零控制端,LOAD为同步置数控制端,ENP,ENT为计数控制端。D , C , B , A 为并行数据输入端。Qd,Qc,Qb,Qa 为数据输出端。RCO为进位输出端。CLK为时钟输入端。同步二进制计数器74HC161芯片的逻辑功能表如下:
扩展资料:
74hc161的主要功能如下:
1、异步清零功能:当CLR的反为零时,不论有无时钟脉冲CLK和其他信号输入,计数器被清零,即Qd~Qa都为0。
2、同步并行置数功能:当CLR的反=1,LOAD的反=0时,在输入时钟脉冲CLK上升沿的作用下,并行输入的数据dcba被置入计数器,即Qd~Qa=dcba。
3、计数功能:当LOAD的反=CLR的反=ENP=ENT=1,当CLK端输入计数脉冲时,计数器进行二进制加法计数。
4、保持功能:当LOAD的反=CLR的反=1时,且ENP和ENT中有”0“时,则计数器保持原来状态不变。
参考资料来源:百度百科-74HC161
1、用74LS161完成7进制的加法计数器(同步置数法) 最好有图,谢谢。_百...
CLK是计数脉冲输入端,下降沿触发;~LOAD为同步置数端,低电平有效;~CLR是异步清零端,低电平有效;ENP和ENT是芯片的工作状态控制端;RCO是进位信号输出端,A,B,C,D是并行输入数据端,QA,QB,QC,QD是计数器状态输出端。当同步置数端有效时,在时钟信号下降沿操作下,并行输入置数数据ABCD,...
用74LS161完成7进制的加法计数器(异步清零法)
74HC161和74LS161都是常用的四位二进制可预置的同步加法计数器,74HC161是CMOS型,74LS161是TTL型。它可以灵活的运用在各种数字电路,以及单片机系统中实现分频器等很多重要的功能。CLR为异步清零控制端,LOAD为同步置数控制端,ENP,ENT为计数控制端。D , C , B , A 为并行数据输入端。Qd,Qc,Qb...
求设计一个用74LS161组成的7进加法计数器。(分别用异步清零、同步置零...
1、首先找到一块74LS195芯片,将其J、K输入端连接到一起,将R、LOAD端连接高电平,将CP端连接脉冲信号,再将输出端从左到右、从上到下编号为Q0、Q1、Q2、Q3,如图所示。2、运用上面告诉大家的公式算出i=3,所以将Q2和Q3连接与非门反馈至J、K输入端,如图所示。3、至此,模7计数器(分频器)...
如何用74LS161来实现7进制的计数器?
一、7进制则表示有7个有效状态,如0000,0001,0010,0011,0100,0101,0110(Q3Q2Q1Q0)二、要想实现就有两种方法,置零或置数,我用置零法来试试,因为74LS161是有异步置零端,所以需要到0111这个状态后再置零,因为0111这个状态时间很短所以不会进入有效状态。三、EP ET两个端接1,LD接1,C为...
如何用74LS161来实现7进制的计数器?
如下:1、首先,找到一个74LS195芯片,将其J和K输入端子连接,将R和LOAD端子连接至高电平,将CP端子连接至脉冲信号,然后从左至右,从上至下将输出端子连接 底部数字为Q0,Q1,Q2,Q3,见下图。2、使用以上公式计算i = 3,因此将Q2和Q3连接NAND门连接到J和K输入,见下图。
如何用74LS161来实现7进制的计数器电路图?
1、首先找到一块74LS195芯片,将其J、K输入端连接到一起,将R、LOAD端连接高电平,将CP端连接脉冲信号,再将输出端从左到右、从上到下编号为Q0、Q1、Q2、Q3,如图所示。2、运用上面公式算出i=3,所以将Q2和Q3连接与非门反馈至J、K输入端,如图所示。
如何用74LS161来实现7进制的计数器电路图?
可以用同步4位二进制加法计数器74LS161、三输入与非门74LS10、4511、共阴七段数码LED显示器来实现七进制的计数器。具体实现方法如下:首先要知道74LS161是4位二进制同步计数器,该计数器能同步并行预置数据,具有清零置数,计数和保持功能,具有进位输出端,可以串接计数器使用。从初始状态开始,七进制...
怎样用74ls161等芯片实现如 9 8 7 6 5 4 3 2 1 0 9 8 7...的计数阿...
74LS161为异步清零,同步置数。这是个十进制计数器,你画状态图为0000-0001-0010-0011-0100-0101-0110-0111-1000-1001-1010-1011-1100-1101-1110-1111一共十六个状态,如果用反馈置数法,选取其中任意连续的10个状态,比如从0000-1001,那么就是指最高状态是1001,之后就得回到0000这个状态,你设置...
74LS161用异步清零法,从1100清为0时,进位输出怎样接?
74LS161用异步清零法,从1100清为0时,那计数器是没有1100状态的,最大数是1011。进位输出的接法与下一级计数器的接法有关,如果两级计数器采用同步计数,就应该采用超前进位,即在1011时输出进位,将Q3Q1Q0接到3输入与门得到1有效的进位输出信号,接到下一级的计数使能端。如果采用异步计数,清0...
74ls161怎么清零?
74ls161是异步置数同步清零十六进制计数器,构成24进制计数器有两种方法。异步置数法。因为是异步,所以不用等待时钟信号就可以直接置数,构成24进制计数器的话,需要两块芯片级联,第一块计数16次后进位一次,然后第二片计数1次,当第一片计数8次与第二片计数1次后就是计数24次,此时通过门电路译出...