如何用74LS161设计十二进制计数器?

如题所述

如何用74LS161设计十二进制计数器


ls161是四位二进 制计数器,本来一片就可以改成12进制计数器。可是,要用数码管显示出来,就要用两片计数器,一片计十位,一片计个位。

根据74LS161的真值表和同步置数的规则可以推出置数输入端输入数值应为0100,此时从0100~1111共12个状态,即构成十二进制计数器。将进位输出连接至同步置数端构成十二进制同步计数器。

LS161的D1,D1,D2,D3全部接低电平,然后Q3,Q1,Q0接与非门输入端,输出端接在LD(同步置数端低电平有效)。就可以了。这是同步置数法。

用加法计数器74ls161清零功能接成12进制计数器,第二个图再改一下就行了。12进制,当计数到12,即Q3Q2Q1Q0=1100,把Q3Q2接到与非门上,产生清零信号。

异步置0实现十二进制计数器:在计数器的状态为十二时输出一个复位信号,使计数器复位归0;同步置0实现十二进制计数器:在计数器的状态为十一时输出一个允许输入(ET)信号,将D0~D3全为0的数送到计数器中并输出。

LS160是Decade counter也就是不出BUG的情况下÷10(到1010自动清零)。

74HC161与74ls161有什么区别?他们的管脚功能图是不是一样的?20MHZ分频...


1、前者为四位二进制,后者为2-10进制;且都为同步可预置计数器。74ls161 是4位二进制同步计数器(直接清除),74ls160 是4位十进制同步计数器(直接清除)。

2、两个都是可预置同步计数器,ls160是十进制,ls161是二进制,其他性质是一样的。共同特点就是可同步预置计数初值、异步清零。因为是同步计数器,可以做存储器的地址信号。

3、LS161是常用的四位二进制可预置的同步加法计数器,它可以灵活的运用在各种数字电路,以及单片机系统中实现分频器等很多重要的功能。

4、LS161和74HC161是四位二进制同步计数器,计数器工作时,都是随时钟脉冲作加计数。74LS193是四位二进制同步可逆计数器可作减计数。

5、注:同型号的74系列、74HC系列、74LS系列芯片,逻辑功能上是一样的。74LSxx的使用说明如果找不到的话,可参阅74xx或74HCxx的使用说明。

6、)的进位输出;当74HC161(1)和74HC161(2)计数到1111时,两片74HC161重新置数Q7Q6Q5Q4Q3Q2Q1Q0=00111100。因此,两片74HC161的状态范围是从00111100到11111111,共196个状态,完成一百九十六进制计数器的功能。

急求!如何用74ls161和与非门设计四进制计数器。


1、用74HC161设计一个四进制计数器,使用同步置数功能。当计数到最大数3时,用一个与非门74LS00,产生一个置数信号加到置数端LD即可。下图是逻辑图,也是仿真图,是计数到最大数3时的截图。

2、要用到两片74LS161,需要两计数器进行级联,采用同步并行级联方式。其中ET和EP都接高电平。低片计数到1100,且高片计数到0011时异步清零,用四输入与非门连接,输出接到端。

3、作为计数器,做10进制。1110110110用与非门实现。

4、LS161是一个同步的可预置的四位二进制计数器,并自带有异步功能。可以采用反馈归零法进行6进制的计数器设计。

5、用74LS160设计任意进制计数器:74LS160是十进制同步加法器计数器。同步由时钟信号的清除和设置控制。附加功能包括进位输出端、设置端和清除端,以及输入端和时钟信号端口的状态输出。其他端口暂时不需要。

6、而只有当CR=LD=EP=ET=“1”、CP脉冲上升沿作用后,计数器加1。74LS161还有一个进位输出端CO,其逻辑关系是CO= Q0·Q1·Q2·Q3·CET。

74hc161有没有14引脚的


1、hc161是直接清零的四位同步二进制计数器。采用双列直插16脚封装,8脚Gnd,16脚Ⅴcc,1脚清零,9脚置数,7脚p启动,10脚T启动,15脚行波进位输出。

2、LS161还有一个进位输出端CO,其逻辑关系是CO=Q0·Q1·Q2·Q3·CET。合理应用计数器的清零功能和置数功能,一片74LS161可以组成16进制以下的任意进制分频器。

3、仅仅是第1脚清0输入端CR有区别。74HC161是异步清0,即只要CR加低电平,计数器立即清0。74HC163是同步清0,CR加低电平并不立即清0,需要下一个时钟信号上升沿到来时,才清0。

4、hc162 可预置 bcd 计数器(同步清除)。74hc163 可预置四位二进制计数器(同步清除)。二个都是同步清除,差在一个是十进制一个是二进制。

5、我有更好的答案推荐于2016-11-04 13:24:16 最佳答案 前者为四位二进制,后者为2-10进制;且都为同步可预置计数器。74ls161 是4位二进制同步计数器(直接清除),74ls160 是4位十进制同步计数器(直接清除)。

6、型锁存器。74XX373为带三态缓冲输出的八D锁存器,和74hc161在存储器实验的作用是型锁存器,74HC373是一款高速CMOS器件,74HC373引脚兼容低功耗肖特基TTL(LSTTL)系列。74HC373遵循JEDEC标准no.7A。74HC373是八路D型锁存器。

温馨提示:内容为网友见解,仅供参考
无其他回答

如何用74LS161组成12进制同步计数器?
LS161的D1,D1,D2,D3全部接低电平,然后Q3,Q1,Q0接与非门输入端,输出端接在LD(同步置数端低电平有效)。就可以了。这是同步置数法。用加法计数器74ls161清零功能接成12进制计数器,第二个图再改一下就行了。12进制,当计数到12,即Q3Q2Q1Q0=1100,把Q3Q2接到与非门上,产生清零信...

74LS161怎么设置为十二进制?
首先,要用74LS161设计十二进制计数器,需要将74LS161配置为十二进制(或称为十二进制模)计数模式,并连接适当的反馈线以在计数达到12时复位计数器。下面进行详细 1. 了解74LS161:74LS161是一个4位同步二进制计数器,具有异步清除和同步使能输入。它可以配置为模16(0到15)的计数器。为了将其转换...

如何用74LS161实现12进制计数器?
1、置数法设计十二进制计数器 置数法即通过74LS161同步预置数功能预置计数初值,计数至溢出时通过进位输出信号,再重新加载预置数实现循环十二进制计数功能。根据功能真值表和置数法计数器计数规则,可以推出置数输入应为0100,即0100~1111共12个状态,由此推出其电路原理图如下:电路波形仿真结果如下(从...

74LS161怎样设计成12进制计数器
1、74LS161是四位二进制可预置同步计数器,其引脚图和功能真值表如下:2、根据74LS161的真值表和同步置数的规则可以推出置数输入端输入数值应为0100,此时从0100~1111共12个状态,即构成十二进制计数器。将进位输出连接至同步置数端构成十二进制同步计数器。电路图如下:3、通过Multism仿真波形可以观察...

怎样用74LS161设计12进制的计数器
74ls161是四位二进 制计数器,本来一片就可以改成12进制计数器。可是,要用数码管显示出来,就要用两片计数器,一片计十位,一片计个位。而且个位要改成十进制计数器,两片采用反馈置零法改成12进制计数器,利用12的状态,产生 一个复位信号,使两片计数器回0,实现改制。要用数码管显示,就要用...

74LS161计数器怎样改制十二进制?
74ls161是四位二进 制计数器,本来一片就可以改成12进制计数器。可是,要用数码管显示出来,就要用两片计数器,一片计十位,一片计个位。而且个位要改成十进制计数器,两片采用反馈置零法改成12进制计数器,利用12的状态,产生 一个复位信号,使两片计数器回0,实现改制。种类:1、如果按照计数...

如何用74LS160和74LS161设计二进制计数器
用74ls160或者74ls161设计2-15等进制计数器,这不能每一个进制都做一遍的。改成2~9进制,两个都可以,方法和连线完全相同。十进制数不用改,74LS160就是了。改成11~15进制只能用74LS161。以6进制为例。置数法可以是初值不为0,以2为例。如下图,即5的状态为0101,将其中的两位 1 接到与...

电子技术基础(数字部分)74LS161计数功能实验
然后循环,说明该逻辑电路是一个十二进制计数器。(2)通过置数法用74LS161设计一个九进制计数器。画出实验原理图实验过程:通过输入脉冲,用发光二极管显示计数,并记录下显示结果。实验结论:观察发光二极管显示的计数,从0000计数到1000后自动回到0000,然后循环,说明该逻辑电路是一个九进制计数器。

74LS161是如何实现计数器功能的?
连接电路图如下:

74ls161状态转换图怎么画
74ls161状态转换图画法步骤如下:1、首先74LS161是四位二进制可预置同步计数器。2、其次按照74LS161的真值表和同步置数的规则可以推出置数输入端输入数值应为0100,此时从0100到1111共12个状态,即构成十二进制计数器,将进位输出连接至同步置数端构成十二进制同步计数器。3、最后通过Multism仿真波形可以...

相似回答
大家正在搜