如图TTL电路

如图TTL电路如图TTL与非电路,当输入都是1时,T4管截止,输出Y和上面的5v断开了,为什么Y还能输出0.3V低电平

这考察三极管的状态,属于线性电子线路的知识
T5导通时,位于三极管的饱和区,VCE=VCE(sat)=0.3v追问

CE两端也没提供的电压,这0.3v怎么来的,饱和CE两端不是也要加个电压,然后串个电阻?

追答

不是很明白你的意思
这是由晶体管的Ebers-Moll模型可以推导的,一般记住这个结论即可

温馨提示:内容为网友见解,仅供参考
无其他回答

求如图TTL电路的输出逻辑
a图:51欧小于关门电阻,10K欧大于开门电阻,故输入端从上到下是0、0、1。输出Z=0 b图:与非门,三输入端为1、1、1,输出Z=0 c图:这是两个集电极开路与非门(OC门)相“线与”,显然输出Z=0 d图:这是三态输出门,由于EN是低电平开通,所以图中三态门不能开通,输出Z不为0也不为1,...

分析TTL门电路。急求。好的追加。
如图所示:(1)输入全为高电平3.6V时。T2 、T3导通,VB1=0.7×3=2.1(V),T1的发射结因反偏而截止。此时T1的发射结反偏,而集电结正偏,称为倒置放大工作状态。由于T2导通,T3也饱和导通,输出电压为:Vo=Vces3≈0.3V。此时Ve2=Vb3=0.7V,而Vce2=0.3V,于是Vc2=Vb2+ Vce2=1V。

如图TTL电路,若实现规定的逻辑功能,图连接是否正确?若错误画出正确图...
这两个门电路是TTL与非门,是不能直接输出相连接做线与电路 改动的方法也简单,你就直接把与非门改成OC门就可以实现所要求的逻辑了。图就不画了 这么说应该很明白了 也很好改

如图所示TTL门组成电路,为实现图中输出所示逻辑函数表达式的逻辑关系...
因为输入门电路是或门电路,根据TTL门电路多余输入端的处理原则:1、与门电路接高电位或悬空,不可接低电平。2、对或门电路接地(或通过小电阻接地),不能接高电平和悬空。对应2。注意,对CMOS门电路,多余输入端不可悬空。

2.试分析如图所示电路的TTL反相器电路中,当Rp为515K100k和(输入端悬空...
TTL逻辑电路的输入电路如下图示;流经电阻Rp的电流 I = (Vcc - Vbe)\/(R1+Rp);那么 B 输入端电压 Ub = I*Rp;而 VT2导通时的电压 Uc1 = 1.4V;所以,当 Ub < Uc1 表示输入电压为低电平,反之为高电平;

如图所示TTL门电路,为实现图中输出所示逻辑函数表达式的逻辑关系...
选择A、B、C。TTL或门电路的多余输入端可以并联,也可以接地(或通过小电阻接地),不可悬空和通过大电阻接地。

如图所示TTL门电路,为实现图中输出所示逻辑函数表达式的逻辑关系...
逻辑门电路中,多余的输入端的处理,当输入端是 与 关系的,多余端接高电平或者和一输入端并联。当输入端是 或 关系的,则多余端接低电平或者和一输入端并联。对于TTL门电路,输入端悬空也相当于输入高电平,而对于低电平输入,原理上是可以通过串联电阻把输入端连接到地的,但是电阻值不能大了。

TTL与非门电路输入高电平时,如何计算输入级多射极三极管的基极电流...
TTL与非门电路如下图示;当输入端都为高电平时,发射结截止了,基极电压不受发射极电压的影响;可此时集电结的二极管正向特性却表示出来了,就是T1的基极-集电极一个二极管,以及T2发射结一个二极管,T3发射结一个二极管。三个二极管是正向连接并与电阻R1串联到电源上,所以三个二极管是导通的,假设其导通...

如图所示,数字电子技术一道很简单的题目TTL门电路,输入端1,2,3为多...
好久没有答题,不知是否正确:(1)是一个或非门电路,当a是高电平时输出是一个低电平,输出电平与输入相反;(2)只有a 是高电平时,输出是一个低电平;(3)、当a 是低电平时输出是一个高电平;(4)、123脚悬空,输出与输入电平相反,但可靠性差。

请问图中所示电路为TTL电路,图中电路能正常工作吗?如果能,能说一下...
可以的;与非门是输出端开路的,可以实现所谓的 线与 功能,但是必须要有个上拉电阻,而基极电阻 Rb 就可以兼作上拉电阻;与非门有一个输出低电平时,三极管截止,集电极输出高电平;而两个与非门都输出高电平状态时(这个高电平有点不像样,为Ube),三极管导通集电极输出低电平;

相似回答
大家正在搜