设计四进制计数器,有两种方法:同步置数法或异步清零法。此处采用同步置数法。
要使计数器为4进制,即循环0000~0011这4个状态。可使D0~D3接地,即预置数0000,将Q0和Q1接与非门输入端,与非门输出端接/LD。这样,当计数器由0000计到0011时,与非门输出为低电平,/LD端口有效,使计数器从预置数0000处重新开始计数,就此完成了四进制计数。
下图为具体电路的线路图:
扩展资料:
74LS161是常用的四位二进制可预置的同步加法计数器,它可以灵活的运用在各种数字电路,以及单片机系统中实现分频器等很多重要的功能。
74LS161除了有二进制加法计数的功能外,还有异步清零,同步并行置数,保持等功能。其功能表如下图所示:
其中,CP为时钟输入端,/CR为异步清零端,/LD为预置数控制端,D0~D3位预置数据输入端,P和T为计数使能端,Q0~ Q3为输出端。
参考资料来源:百度百科——74HC161
74LS161有哪些应用电路?
连接电路图如下:
74LS161是什么芯片?
74LS161是一个4位同步可编程计数器芯片。74LS161是TTL(晶体管-晶体管逻辑)系列中的一种集成电路,它采用二进制编码方式,并提供了多种计数模式,如异步清零、同步置数、异步置数、保持以及计数功能。这些模式可以通过对芯片的不同引脚进行配置来实现。在计数功能上,74LS161可以执行从0到15的十进制...
74LS161是怎样工作的?
使用反馈预置法设计8进制计数器,8的二进制为1000,即Q2Q1Q0都为000,Q3为1,因此将Q3通过一个非门接入置位端,这样每次计数到7后被置为0,完成0-7的8进制计数。置数端D3D2D1D0设置为0。
计数器74LS161的作用?
74LS161是四位二进制同步加法计数器,使用该计数器实现十二进制计数器主要有置数法和清零法两种方法。74ls161是四位二进 制计数器,本来一片就可以改成12进制计数器。可是,要用数码管显示出来,就要用两片计数器,一片计十位,一片计个位。而且个位要改成十进制计数器,两片采用反馈置零法改成12...
74LS161的功能是什么?
74LS161是四位二进制同步加法计数器,使用该计数器实现十二进制计数器主要有置数法和清零法两种方法。具体过程如下:首先,需要观察74LS161的引脚图和功能真值表如下图所示:观察功能真值表时需要注意74LS161时同步预置、异步清零计数器。故两种设计方法状态设计的状态变化不同,特别是预置数或清零时。1...
74LS161的功能是什么?
74LS161是一种具有3个8位二进制计数器、3个基本RS触发器和1个时钟控制器的芯片。该芯片的引脚功能如下:CP0:时钟输入端,用于输入时钟信号。Q0~Q2:三个8位二进制计数器的输出端,用于控制三个基本RS触发器的状态。RS0、RS1:两个控制输入端,用于选择计数器的状态。CLR:清除端,用于清除计数器...
74ls161的作用是什么?
74ls161是异步置数同步清零十六进制计数器,构成24进制计数器有两种方法。异步置数法。因为是异步,所以不用等待时钟信号就可以直接置数,构成24进制计数器的话,需要两块芯片级联,第一块计数16次后进位一次,然后第二片计数1次,当第一片计数8次与第二片计数1次后就是计数24次,此时通过门电路译出...
74LS161的功能是什么?
4、LS161和74HC161是四位二进制同步计数器,计数器工作时,都是随时钟脉冲作加计数。74LS193是四位二进制同步可逆计数器可作减计数。5、注:同型号的74系列、74HC系列、74LS系列芯片,逻辑功能上是一样的。74LSxx的使用说明如果找不到的话,可参阅74xx或74HCxx的使用说明。6、)的进位输出;当...
74LS161能否作寄存器?如何应用?
74LS161采用异步清零,在异步清零的计数器电路中,只要RD’出现低电平,触发器立即被置零,不受CLK的控制。寄存器为有限存贮容量的高速存贮部件,它们可用来暂存指令、数据和地址。在中央处理器的控制部件中,包含的寄存器有指令寄存器(IR)和程序计数器(PC)。在中央处理器的算术及逻辑部件中,寄存器有累加...
74LS161有什么用?
74LS161是一个同步的可预置的四位二进制计数器,并自带有异步功能。可以采用反馈归零法进行6进制的计数器设计。具体设计如下:1、添加一个74LS161芯片:2、添加一个与非门:3、由于需求是6位进制,6的二进制表示为0110,即输出QB和QC需要为1,才能进位,因此将输出QB和QC连接到与非门的输出A和B端口...