Violation Net SR is broken into 2 sub-nets. Routed To 66.67%
Subnet : J20-3 C51-2 J20-2
Subnet : U30-38
Violation Net SOL1 is broken into 2 sub-nets. Routed To 50.00%
Subnet : D1-2 J16-5
Subnet : Q9-3
Violation Net NetC72_1 is broken into 2 sub-nets. Routed To 66.67%
Subnet : R64-2 C72-1 U20-97
Subnet : Y3-2
Violation Net NetC71_1 is broken into 2 sub-nets. Routed To 66.67%
Subnet : R64-1 C71-1 U20-98
Subnet : Y3-1
Violation Net MH2 is broken into 3 sub-nets. Routed To 0.00%
Subnet : P3-11
Subnet : P1-17
Subnet : P2-11
Violation Net MH1 is broken into 3 sub-nets. Routed To 0.00%
Subnet : P3-10
Subnet : P1-16
Subnet : P2-10
Violation Net IO3P3D is broken into 2 sub-nets. Routed To 92.31%
Subnet : U1-148 U1-127 U1-102 U1-78 U1-59 L27-2 C119-1 R128-1 U1-37
Subnet : U1-206 U1-18 C116-1 U1-251 U1-235
Violation Net DAC_3P3V is broken into 2 sub-nets. Routed To 92.31%
Subnet : U1-192
Subnet : U1-185 U1-179 U1-182 C106-1 C109-1 L25-2 C107-1 C108-1 C110-1 C112-1
C111-1 C57-1 C113-1
...99 SE中自动步线以后,进行DRC检查出现如下错误是什么原因:Rule Viol...
Violation Pad Y1-0(42470mil,46270mil) MultiLayer Actual Hole Size = 154。166mil Rule Violations :2 这里是孔的大小有问题~你设置的是最小1MIL最大100MIL可实际上是154。 166~你可以到设计规则里改~也可以在板子上把你的孔改成设计规则范围内的Processing Rule : Clearance Const...
PROTEL 99 SE中,进行DRC检查出现如下错误是什么原因:
意思是"REVCC"与"GND1"这两个网络的线没连完全,你可以通过按“L”键,将所有的层设为不可见,仅飞线可见(如下图所示),很容易就能看出未连接的飞线。
PROTEL 99 SE中,进行DRC检查出现如下错误是什么原因
你在design下面的ruls里面,把Width Constraint 改成(Min=10mil) (Max=10mil) (Prefered=10mil).因为你把线宽最大只设置了8mil,而prefered大于8mil,所以你检查的时候会出错
PROTEL 99 SE中,进行DRC检查出现如下错误是什么原因:
检查你的PCB,VCC的网表们没有联到一起,现在你的网表被分成三块,第一块:SW1-2 SW1-5 EC2-1 C6-2,第二块:R22-2,第三块:R26-1 U1-1 C9-2 U4-8 ……。分别把他们找出来,然后连上就对了。同理,找GND的网表块们,连起。再检查,OK!如果还有没联的,继...
protel 99 DRC检测报有个错误,经反复检查也找不原因:跪求高手指点!_百 ...
检查你的焊盘设置。一般运行DRC后该错误位置会被高亮显示(或者是绿色),双击这个出现问题的焊盘,将Plated勾选确定就OK了。如果焊盘没有勾选Plated的话,在制版时焊盘的通孔是不会被电镀的,这样电气属性就断了,所以软件会告诉你Broken-Net
PROTEL 99 SE中,进行DRC检查出现如下错误怎么改正
错误报告说的是焊盘的孔错误,你修改的是过孔,当然不对啦,应该改这里:
我用protel对画的PCB图进行DRC校验。发现了总共18个错误,请问怎么修改...
1、移动线调整间距,或者修改rules(Design->Rules->点击clearance)2、把没连接的连上;3、如图所说,你可能画的track和所连接的位置不是一个NET的。
protel里DRC检查时出现这:primitive found on internal planes...
这个情况一般只会出现在设计多层板时,有一个板层被你设置为地平面或者电源平面,但是又被你不小心在该层放置了导线。平面层只可以进行软件认可的切割,不可以直接放置单个导线,所以你必须将其删除。如果你一定布线就将该层的属性更改为信号层即可 ...
protel进行DRC检查出现如下错误
以第一个为例说明 J20-3 C51-2 J20-2 U30-38应该是连到一起的 你现在没有把U30-38连到一起 到PCB中找到U30 再看它的第38引脚 连接即可
protel对画的PCB图进行DRC校验。发现了总共200多个错误,请问怎么修改...
对电路没什么大的影响的,而你的下面一排焊盘估计是在封装和你设置的安全间距不一样出现错误的,这个对电路也没有什么影响的,直接消除错误就可以了,还有焊盘和线的网络标号是相同的,但是提示的是短路错误,我估计是你的元器件中的网络标号的层有错误造成的,这个需要仔细检查一下就可以了。