TTL 门电路和CMOS门电路输入端悬空有什么区别

如题所述

TTL 门电路和CMOS门电路输入端悬空的区别:

1、结构不同。

TTL门电路是由晶体管构成的逻辑电路,CMOS门电路以MOS管作为开关器件的门电路是CMOS门电路,其中为P-MOS管和N-MOS管构成互补的结构形式。

2、电压电流不同。

由于器件的电压不同,TTL电路和CMOS电路定义的高低电平电压以及电流不一样.。所谓的需要加TTL信号就是可以以TTL标准的高或低电平信号来触发它,而所谓的TTL信号是一个电平标准。

扩展资料:

门电路的相关要求规定:

1、从逻辑关系看,门电路的输入端或输出端只有两种状态,无信号以“0”表示,有信号以“1”表示。也可以这样规定:低电平为“0”,高电平为“1”,称为正逻辑。反之,如果规定高电平为“0”,低电平为“1”称为负逻辑

2、凡是对脉冲通路上的脉冲起着开关作用的电子线路就叫做门电路,是基本的逻辑电路。门电路可以有一个或多个输入端,但只有一个输出端。

3、门电路的各输入端所加的脉冲信号只有满足一定的条件时,“门”才打开,即才有脉冲信号输出。从逻辑学上讲,输入端满足一定的条件是“原因”,有信号输出是“结果”,门电路的作用是实现某种因果关系──逻辑关系。

参考资料来源:百度百科-门电路

温馨提示:内容为网友见解,仅供参考
第1个回答  推荐于2017-09-03
TTL电路对于闲着的输入端得处理原则是:1:对于与非门可以直接接电源VCC或是接个1--10K电阻接电源。2:若前级驱动允许可将闲置的输入端悬空(相当于1)。3:在外界干扰很小时,与非门的闲置端可以悬空(相当于1)。3:或非门不用的应接地,与或门中不适用的与门至少有一个输入端接地。COMS端不允许悬空。本回答被提问者采纳

TTL 门电路和CMOS门电路输入端悬空有什么区别
TTL 门电路和CMOS门电路输入端悬空的区别:1、结构不同。TTL门电路是由晶体管构成的逻辑电路,CMOS门电路以MOS管作为开关器件的门电路是CMOS门电路,其中为P-MOS管和N-MOS管构成互补的结构形式。2、电压电流不同。由于器件的电压不同,TTL电路和CMOS电路定义的高低电平电压以及电流不一样.。所谓的需要...

TTL与CMOS门电路输入引脚可以悬空吗?
TTL门的输入引脚可以悬空,悬空状态的输入相当于高电平输入。CMOS输入引脚不能悬空,应接高电平或0。两种电路的没用的输出均可以悬空或连接合适的负载。根据门电路的相关逻辑关系,对其输出存在较大影响的输入引脚应尽可能连接到稳定的电平上,大致可分为以下几种情况:1、TTL门电路一般由晶体三极管电路构成...

数字电路判断TTL门电路和CMOS门电路的输出逻辑状态
TTL门电路的输入端悬空时相当于高电平输入输入端接有电阻时其电阻阻值大于1.4K时该端也相当于高电平电阻值小于0.8K时该端才是低电平。 而CMOS逻辑门电路输入端不管是接大电阻还是接小电阻该端都相当于低电平即地电位。按照这个原则判断很清晰了 ...

TTL门电路,电源电压VCC为多少?输入端悬空意味什么?
TTL门电路中,电源电压VCC低电平0V,高电平+5V。输入端悬空属于多余输入端的处理范畴,悬空相当于接高电平(+5V),但悬空时对地呈现的阻抗很高,容易受到外界干扰。如果是CMOS电路的话,不用的输入端,不允许悬空的,必须按逻辑要求接Udd或Uss。否则不仅会造成逻辑混乱,而且容易损坏器件,与TTL电路不...

TTL和CMOS有啥区别?
1、高低电平不同。TTL高电平3.6~5V,低电平0V~2.4V,CMOS电平Vcc可达到12V 。3、电路输出电平不同。CMOS电路输出高电平约为0.9Vcc,而输出低电平约为 0.1Vcc。4、电路不使用的输入端不同。CMOS电路不使用的输入端不能悬空,会造成逻辑混乱。TTL电路不使用的输入端悬空为高电平。6、电平使用不...

ttl电路输入端悬空是什么意思?
这和TTL电唬不一样,TTL电路一般输入端开路是逻辑1,但也有内部下拉的情况,但是一般输出端的值是确定的。问题二:ttl电路中的输入端悬空是什么意思? ttl电路中输入端悬空就是输入端没有和其他任何电路连接,ttl电路输入端悬空相当于输入端为输入高电平,但不抗干扰。问题三:TTL电路中的输入端“悬空...

TTL与非门和CMOS与非门
TTL门接高阻时表示高电平,输入悬空的话相当于接入高阻,也表示高电平。TTL电路是电流控制器件,而coms电路是电压控制器件。所以对CMOS电路来说来说,输入要接明确的电平,否则很容易产生混乱,因为MOS管的输入电阻本来就很大。

TTL门电路输入端在什么条件下允许悬空?为什么?
TTL 输入阻抗不算高,在不影响逻辑关系的条件下,多余的端子可以悬空,但是这样做不是好习惯 。如:Y = ABCD ,实用只有2个输入信号,C、D 悬空 ,C = D = 1 ,Y = AB ,不影响逻辑关系。把 C 、D 通过电阻接 +5V 最佳。Y = A+B+C+D ,多余输入端就应该接地,悬空则 Y = 1 ≠ ...

数字电路中的门电路空悬是什么功能
数字电路中的门电路空悬是有讲究的:TTL电路,输入脚悬空代表输入“1”,即“高电平”,所以与门、与非门都不用的多余脚可以“悬空”,但对或门电路不行,多余脚只能接地。对CMOS电路,任何门电路的输入脚都不可悬空。另外对三态门等电路的控制脚也要区分情况,不可任意悬空,否则无法选中实现控制。

TTL和CMOS的区别
TTL电平与CMOS电平的区别:(一)TTL高电平3.6~5V,低电平0V~2.4V CMOS电平Vcc可达到12V CMOS电路输出高电平约为0.9Vcc,而输出低电平约为0.1Vcc。CMOS电路不使用的输入端不能悬空,会造成逻辑混乱。TTL电路不使用的输入端悬空为高电平 另外,CMOS集成电路电源电压可以在较大范围内变化,因而对电源...

相似回答