电路中为什么要加上拉电阻呢

一般在输入还是在输出端加上拉或下拉电阻,为什么?
请问推挽式和开漏分别是什么意思,各有什么优缺点,一般各自用在什么场合

上下拉电阻的作用:

1、当TTL电路驱动COMS电路时,如果TTL电路输出的高电平低于COMS电路的最低高电平(一般为3.5V), 这时就需要在TTL的输出端接上拉电阻,以提高输出高电平的值。

2、OC门电路必须加上拉电阻,以提高输出的搞电平值。

3、为加大输出引脚的驱动能力,有的单片机管脚上也常使用上拉电阻。

4、在COMS芯片上,为了防止静电造成损坏,不用的管脚不能悬空,一般接上拉电阻产生降低输入阻抗,提供泄荷通路。

5、芯片的管脚加上拉电阻来提高输出电平,从而提高芯片输入信号的噪声容限增强抗干扰能力。

6、提高总线的抗电磁干扰能力。管脚悬空就比较容易接受外界的电磁干扰。

7、长线传输中电阻不匹配容易引起反射波干扰,加上下拉电阻是电阻匹配,有效的抑制反射波干扰。

上拉电阻阻值的选择原则包括:

1、从节约功耗及芯片的灌电流能力考虑应当足够大;电阻大,电流小。
2、从确保足够的驱动电流考虑应当足够小;电阻小,电流大。
3、对于高速电路,过大的上拉电阻可能边沿变平缓。

综合考虑以上三点,通常在1k到10k之间选取。对下拉电阻也有类似道理。

上拉电阻实际上是集电极输出的负载电阻。不管是在开关应用和模拟放大,此电阻的选则都不是拍脑袋的。工作在线性范围就不多说了,在这里是讨论的是晶体管是开关应用,所以只谈开关方式。找个TTL器件的资料单独看末级就可以了,内部都有负载电阻根据不同驱动能力和速度要求这个电阻值不同,低功耗的电阻值大,速度快的电阻值小。但芯片制造商很难满足应用的需要不可能同种功能芯片做许多种,因此干脆不做这个负载电阻,改由使用者自己自由选择外接,所以就出现OC、OD输出的芯片。由于数字应用时晶体管工作在饱和和截止区,对负载电阻要求不高,电阻值小到只要不小到损坏末级晶体管就可以,大到输出上升时间满足设计要求就可,随便选一个都可以正常工作。但是一个电路设计是否优秀这些细节也是要考虑的。集电极输出的开关电路不管是开还是关对地始终是通的,晶体管导通时电流从负载电阻经导通的晶体管到地,截止时电流从负载电阻经负载的输入电阻到地,如果负载电阻选择小点功耗就会大,这在电池供电和要求功耗小的系统设计中是要尽量避免的,如果电阻选择大又会带来信号上升沿的延时,因为负载的输入电容在上升沿是通过无源的上拉电阻充电,电阻越大上升时间越长,下降沿是通过有源晶体管放电,时间取决于器件本身。因此设计者在选择上拉电阻值时,要根据系统实际情况在功耗和速度上兼顾.
温馨提示:内容为网友见解,仅供参考
第1个回答  推荐于2017-10-07
1、当TTL电路驱动COMS电路时,如果TTL电路输出的高电平低于COMS电路的最低高电平(一般为3.5V), 这时就需要在TTL的输出端接上拉电阻,以提高输出高电平的值。

2、OC门电路必须加上拉电阻,以提高输出的搞电平值。

3、为加大输出引脚的驱动能力,有的单片机管脚上也常使用上拉电阻。

4、在COMS芯片上,为了防止静电造成损坏,不用的管脚不能悬空,一般接上拉电阻产生降低输入阻抗,提供泄荷通路。

5、芯片的管脚加上拉电阻来提高输出电平,从而提高芯片输入信号的噪声容限增强抗干扰能力。

6、提高总线的抗电磁干扰能力。管脚悬空就比较容易接受外界的电磁干扰。

7、长线传输中电阻不匹配容易引起反射波干扰,加上下拉电阻是电阻匹配,有效的抑制反射波干扰。

上拉电阻阻值的选择原则包括:

1、从节约功耗及芯片的灌电流能力考虑应当足够大;电阻大,电流小。
2、从确保足够的驱动电流考虑应当足够小;电阻小,电流大。
3、对于高速电路,过大的上拉电阻可能边沿变平缓。

综合考虑以上三点,通常在1k到10k之间选取。对下拉电阻也有类似道理。

上拉电阻实际上是集电极输出的负载电阻。不管是在开关应用和模拟放大,此电阻的选则都不是拍脑袋的。工作在线性范围就不多说了,在这里是讨论的是晶体管是开关应用,所以只谈开关方式。找个TTL器件的资料单独看末级就可以了,内部都有负载电阻根据不同驱动能力和速度要求这个电阻值不同,低功耗的电阻值大,速度快的电阻值小。但芯片制造商很难满足应用的需要不可能同种功能芯片做许多种,因此干脆不做这个负载电阻,改由使用者自己自由选择外接,所以就出现OC、OD输出的芯片。由于数字应用时晶体管工作在饱和和截止区,对负载电阻要求不高,电阻值小到只要不小到损坏末级晶体管就可以,大到输出上升时间满足设计要求就可,随便选一个都可以正常工作。但是一个电路设计是否优秀这些细节也是要考虑的。集电极输出的开关电路不管是开还是关对地始终是通的,晶体管导通时电流从负载电阻经导通的晶体管到地,截止时电流从负载电阻经负载的输入电阻到地,如果负载电阻选择小点功耗就会大,这在电池供电和要求功耗小的系统设计中是要尽量避免的,如果电阻选择大又会带来信号上升沿的延时,因为负载的输入电容在上升沿是通过无源的上拉电阻充电,电阻越大上升时间越长,下降沿是通过有源晶体管放电,时间取决于器件本身。因此设计者在选择上拉电阻值时,要根据系统实际情况在功耗和速度上兼顾.
第2个回答  2010-04-02
输入端加上拉或者下拉是为了让输入有一个稳定的电平;
开漏是指MOS管的输出为漏极开路状态(从漏极输出),此时如果不加上拉电阻,在MOS管关断后,就相当于悬空。因此需要加上拉电阻。
推挽则不论输入是高是低,都有一个确定的电平,而且具有很强的驱动能力。
开漏一般用在输出端接的电压比实际芯片工作电压高的情况,如某非门(开漏输出)的供电电压为5V,而要求输出高电平为12V,那么就可以在输出端接12V上拉电阻;推挽则一般用于需要强输出和强吸入电流的场合;
第3个回答  2012-10-03
我们先来说说集电极开路输出的结构。集电极开路输出的结构如图1所示,右边的那个三极管集电极什么都不接,所以叫做集电极开路(左边的三极管为反相之用,使输入为“0”时,输出为“1”)。对于图1,当左端的输入为“0”时,前面的三极管截止(即集电极C跟发射极E之间相当于断开),所以5V电源通过1K电阻加到右边的三极管上,右边的三极管导通(即相当于一个开关闭合);当左端的输入为“1”时,前面的三极管导通,而后面的三极管截止(相当于开关断开)。

我们将图1简化成图2的样子。图2中的开关受软件控制,“1”时断开,“0”时闭合。很明显可以看出,当开关闭合时,输出直接接地,所以输出电平为0。而当开关断开时,则输出端悬空了,即高阻态。这时电平状态未知,如果后面一个电阻负载(即使很轻的负载)到地,那么输出端的电平就被这个负载拉到低电平了,所以这个电路是不能输出高电平的。

  再看图三。图三中那个1K的电阻即是上拉电阻。如果开关闭合,则有电流从1K电阻及开关上流过,但由于开关闭和时电阻为0(方便我们的讨论,实际情况中开关电阻不为0,另外对于三极管还存在饱和压降),所以在开关上的电压为0,即输出电平为0。如果开关断开,则由于开关电阻为无穷大(同上,不考虑实际中的漏电流),所以流过的电流为0,因此在1K电阻上的压降也为0,所以输出端的电压就是5V了,这样就能输出高电平了。但是这个输出的内阻是比较大的(即1KΩ),如果接一个电阻为R的负载,通过分压计算,就可以算得最后的输出电压为5*R/(R+1000)伏,即5/(1+1000/R)伏。所以,如果要达到一定的电压的话,R就不能太小。如果R真的太小,而导致输出电压不够的话,那我们只有通过减小那个1K的上拉电阻来增加驱动能力。但是,上拉电阻又不能取得太小,因为当开关闭合时,将产生电流,由于开关能流过的电流是有限的,因此限制了上拉电阻的取值,另外还需要考虑到,当输出低电平时,负载可能还会给提供一部分电流从开关流过,因此要综合这些电流考虑来选择合适的上拉电阻。

  如果我们将一个读数据用的输入端接在输出端,这样就是一个IO口了(51的IO口就是这样的结构,其中P0口内部不带上拉,而其它三个口带内部上拉),当我们要使用输入功能时,只要将输出口设置为1即可,这样就相当于那个开关断开,而对于P0口来说,就是高阻态了。

  对于漏极开路(OD)输出,跟集电极开路输出是十分类似的。将上面的三极管换成场效应管即可。这样集电极就变成了漏极,OC就变成了OD,原理分析是一样的。

  另一种输出结构是推挽输出。推挽输出的结构就是把上面的上拉电阻也换成一个开关,当要输出高电平时,上面的开关通,下面的开关断;而要输出低电平时,则刚好相反。比起OC或者OD来说,这样的推挽结构高、低电平驱动能力都很强。如果两个输出不同电平的输出口接在一起的话,就会产生很大的电流,有可能将输出口烧坏。而上面说的OC或OD输出则不会有这样的情况,因为上拉电阻提供的电流比较小。如果是推挽输出的要设置为高阻态时,则两个开关必须同时断开(或者在输出口上使用一个传输门),这样可作为输入状态,AVR单片机的一些IO口就是这种结构。
第4个回答  2010-04-02
三极管等电子器件下拉电阻是提供稳定工作点电压的,上拉电阻是决定器件工作在什么形式和状态,比如放大状态,得把基极电压调到0.65伏左右,开关状态调到0.7V以上,振荡状态须-0.1到-0.3V左右。推挽式电路,实际是正、负半周放大电路,单边放大,只放大正半周信号,大信号输入时电路失真严重,采用推挽放大,顾名思义,就是前进的我推一把,在后面的我得拉一把。

上拉电阻一般有什么作用?
上拉电阻的作用:1.调整电平,增强电路驱动能力。当输出电压要求高时,可利用上拉电阻调整输出信号的电压水平,以满足后续电路的需求。此外,上拉电阻还可以增强电路的驱动能力,提高电路的稳定性。详细解释:调整电平的作用:在某些电子设备中,输出的信号可能较弱或电压水平较低,无法直接驱动后续电路。这...

上拉电阻的作用是什么?
1. 电压控制:上拉电阻用于控制电压,为电路提供稳定的电源,避免电源电压的不稳定造成的电路问题。尤其在弱信号的场合,上拉电阻可以确保信号得到足够的驱动能力。2. 电流限制:在某些电路中,为了防止电路电流过大或电压不稳对元器件造成损坏,上拉电阻作为重要的限流元件使用。它可以有效地限制流过电路...

上拉电阻是什么电阻?有什么作用?
二、提高信号的驱动能力 在电子系统中,信号传输往往需要具备一定的驱动能力。上拉电阻能够通过控制电流的大小,增强信号的驱动能力,确保信号在传输过程中的稳定性和可靠性。特别是在长线路或高阻抗环境中,上拉电阻能有效降低信号的衰减。三、实现电平转换 上拉电阻还可以用于实现电平转换。在某些电路设计...

上拉电阻有什么作用
此外,上拉电阻还可以用于增强线电路的灵敏度。在很多模拟电路中,上拉电阻可以被用来增强电路的输入灵敏度,改善电路的动态特。例如,在一个运放电路中,一个上拉电阻可以被连接到运放的负反馈输入端,从而带来更高的输入灵敏度和更好的动态表现。较后,上拉电阻的作用还包括干扰抑制。在某些电路应用中...

电路中为什么要加上拉电阻呢
6、提高总线的抗电磁干扰能力。管脚悬空就比较容易接受外界的电磁干扰。7、长线传输中电阻不匹配容易引起反射波干扰,加上下拉电阻是电阻匹配,有效的抑制反射波干扰。上拉电阻阻值的选择原则包括:1、从节约功耗及芯片的灌电流能力考虑应当足够大;电阻大,电流小。2、从确保足够的驱动电流考虑应当足够小;...

上拉电阻的作用
1、为增强输出引脚的驱动能力,有的单片机管脚上也常使用上拉电阻。2.芯片的管脚加上拉电阻来提高输出电平,从而提高芯片输入信号的噪声容限,增强抗干扰能力。3.提高总线的抗电磁干扰能力,管脚悬空就比较容易接受外界的电磁干扰。4.长线传输中电阻不匹配容易引起反射波干扰,加上、下拉电阻是电阻匹配,...

上拉电阻作用是啥求专业回答
上拉电阻在数字电路中起到两个主要作用:首先,上拉电阻确保了逻辑输入信号在没有外部驱动信号时保持在高电平。当没有其他元件驱动逻辑输入时,上拉电阻通过将输入引脚连接到正向电压(通常是Vcc或其他电源)来维持高电平。这样可以防止未连接或故障的输入引脚漂移到未定义电平,从而确保逻辑电路的稳定性。...

上拉电阻的作用是什么?
首先,是驱动能力和功耗的平衡。较小的上拉电阻虽然能提供更强的驱动能力,但会导致功耗增加,因此在设计时需要找到两者之间的最佳点。其次,要考虑下级电路的需求。上拉电阻应确保在高电平状态时,能够为下级电路提供足够的电流,以满足其接收和处理信号的能力。最后,高低电平的设定不容忽视。上拉电阻的...

什么是上拉电阻
3. 控制电流和功率。电阻器的基本功能是阻碍电流的流动,上拉电阻也不例外。因此,它还可以用来控制流经电路的电流以及相关的功率。在某些情况下,通过调整上拉电阻的阻值,可以调整电路中的电流大小,从而控制功耗和电路的性能。总的来说,上拉电阻在电子设计中起到了非常重要的作用。它可以确保电路的...

上拉电阻是什么电阻?有什么作用?
上拉电阻是一种特殊的电阻,它在电路中起着关键的作用,主要目标是钳位不确定的信号电平。当TTL电路需要驱动CMOS电路时,如果输出高电平低于CMOS的最低标准,上拉电阻能提升输出电压,确保信号的正确传输。OC门电路也必须依赖上拉电阻来提高输出高电平。此外,上拉电阻还有增强单片机输出引脚驱动能力,保护...

相似回答