74ls90 任意进制

是否2到9进制,每一个都可以不加器件用74LS90置“0”、置“9”法实现?请一一列举。

74ls90的MR1.MR2管脚同时置一时,可实现异步清零。所以对2进制,最大显示数为1,Q1接MR1。MR2即可;3进制,Q1Q2接MR1MR2;四进制,Q2接MR1MR2;五进制,Q0Q2接MR1MR2;六进制,Q1Q2接MR1MR2;七进制不可;八进制,Q3接MR1MR2;九进制Q3Q0接MR1MR2
温馨提示:内容为网友见解,仅供参考
第1个回答  2010-11-25
建议找本相关书看一下,一看更明白的。
第2个回答  2010-11-25
(2)根据2/5分频异步加法器74LS90,其实有二进制加法计数器和无禁止加法计数器构成成,若时钟从CPA段输入,在外部将QA和CPB连接,就构成了十进制计数器。器功能是:
当R0(1)= R0(2)=1,S9(1)= S9(2)=0时,输出QAQBQCQD=0000,为异步清零。
当R0(1)= R0(2)=0,S9(1)= S9(2)=1时,输出QAQBQCQD=1001,为置数。
当R0(1)R0(2)=0,S9(1) S9(2)=0时,为计数。
(3)74LS90的级联可以扩大计数的进制和容量,可以将低位片的最高位QD连接到高位的CPB段,就可以实现级联。
(4)计数器的进制的确定。利用异步清零法实现进制改变.
A.对于进制M小于片的进制N时,可以将M对应的代码用逻辑信号表示。例如实现8进制,则将8对应的二进制代码1000,则可以用与门实现R0(1)= R0(2)=QD。
设计电路图如下所示:

如图所示,电路图为8进制计数器,左边为低位计数,右边为高位计数,此时计数到3..
B.对于M大于N的进制可以将74LS90进行级联,在进行类似的方法处理。例如设计
52进制的设计,可以将两片进行级联,53对应的代码为01010011,则对应的逻辑为 R01(1)= R01(2)=R02(1)= R02(2)= QA2 QC2 QA1 QB1。
设计的电路图如下:

如图所示,电路图为53进制计数器,左边为低位计数,右边为高位计数,此时计数计到28..

74ls90构成任意进制的计数器的方法如何构成一个100进制的计数器
当计数达到该进制的树时90管清零。 要构成100进制计数器需要两个90管。 每个管子的2 3 号口接地 第一个管子的11号口接第二个管子的输入端 14号口 便可完成。计数是一种最简单基本的运算,计数器就是实现这种运算的逻辑电路,计数器在数字系统中主要是对脉冲的个数进行计数,以实现测量、计数和控...

74LS90是几进制计数器,怎么用?
74LS90是二-五-十进制异步加法计数器,具有双时钟输入,并具有清零和置数等功能,其引脚排列如图1所示。图中 R0(1)、R0(2) 为清零端,两者同时为高电平时实现清零功能,清零方式为异步。R9(1)、R9(2)为置数端,两者同时为高电平时实现置数功能,此时,输出端输出1001。QD、QC、 Q B、...

74LS90用来计数的输出是什么?
74LS90是二-五-十进制异步加法计数器,具有双时钟输入,并具有清零和置数等功能,其引脚排列如上图。设计采用反馈清零的方法实现,即从0记到要设计的进制时使清零端R0(1)、R0(2有效(同时为高电平,进而反馈清零。

数电实验如何用90芯片设计58进制计数器
4) 利用两片74ls192分别作为六十进制计数器的高位和低位,分别与数码管连接。把其中的一个芯片连接构成十进制计数器,另一个通过一个与门器件构成一个六进制计数器。5) 如下图:2.设计的实现 1) 两芯片之间级联;把作高位芯片的进位端与下一级up端连接这是由两片74LS90连接而成的60进制计数器...

用74LS290设计一个六进制计数器
因此,74LS290又称为“二—五—十进制型集成计数器”。你要设置为6进制计数器,则将Q0和CP1相连,计数脉冲由CP0输入,输出为Q3Q2Q1Q0时,则构成十进制(8421码)计数器;若将Q3和CP0相连,计数脉冲由CP1输入。因为是异步清零,所以只要将Q2和Q1管脚共接一个与门,将这个与门的输出接R0(1)和R0(2),S9(1)与S9(...

数字时钟电路设计
由两块74LS112(双JK触发器,包含IC1~IC4)组成密码检测电路。由于IC1处于计数状态,当用户按下第一个正确的密码后,CLK端出现了一个负的下降沿,IC1计数,Q端输出为高电平,用户依次按下有效的密码,IC2~IC3也依次输出高电平,送入与门IC5,使其输出开锁的高电平信号送往IC13的2脚,执行电路动作,实现开锁。 执行电...

急求用74ls161设计24进制计数器
74ls161是四位同步二进制加法计数器,可用两片74ls161级联做出24进制计数器,首先第一片作低位计数,第二片作高位计数;当时钟信号一到来时,低位计数器计数一次,一共计数16次计数器本身会自动清零重新开始计数同时会产生一个进位信号,将这个进位信号接到高位计数器的时钟信号端,这样低位计数器满16进位使高位计数器计数...

用VHDL语言描述一个分频器,将1000HZ分频成1HZ,
use ieee.std_logic_unsigned.all;entity ffpin is port (clk1k:in std_logic;ft:out std_logic);end ffpin;architecture a of ffpin is signal fm:std_logic;begin process(clk1k)variable num:integer range 0 to 1000;begin if clk1k'event and clk1k='1' then if num<500 then num:...

74LS90是什么器件?
74LS90是二-五-十进制异步加法计数器,具有双时钟输入,并具有清零和置数等功能,其引脚排列如图1所示。图中 R0(1)、R0(2) 为清零端,两者同时为高电平时实现清零功能,清零方式为异步。R9(1)、R9(2)为置数端,两者同时为高电平时实现置数功能,此时,输出端输出1001。QD、QC、 Q B、...

74LS90的功能是什么?
74LS90是二-五-十进制异步加法计数器,具有双时钟输入,并具有清零和置数等功能,其引脚排列如图1所示。图中 R0(1)、R0(2) 为清零端,两者同时为高电平时实现清零功能,清零方式为异步。R9(1)、R9(2)为置数端,两者同时为高电平时实现置数功能,此时,输出端输出1001。QD、QC、 Q B、...

相似回答