74ls160为什么不起作用啊!

我哪里接错了吗?为什么我在数电软件protues中这样接就能工作,到了multisim中就不行了?

那个LOAD和CLR都要接到Vcc上,不能空着。proteus 中可以,说明要求不太严格,而 multisim 做得更严密些,更符合实物要求,因实物的输入引脚是不允许悬空的。这是对的。
温馨提示:内容为网友见解,仅供参考
无其他回答

74ls160为什么不起作用啊!
那个LOAD和CLR都要接到Vcc上,不能空着。proteus 中可以,说明要求不太严格,而 multisim 做得更严密些,更符合实物要求,因实物的输入引脚是不允许悬空的。这是对的。

74ls160工作异常
您要问的是74ls160工作异常的原因?如下:1、原因是在许多情况下,各触发器的复位速度不一致,复位快的触发器复位后,立即将复位信号撤消,使复位慢的触发器来不及复位,因而造成误动作。2、干扰的原因,看看电源稳定性,退偶和布线变化。

为什么电路这么接的话74ls160无法正确计数?
比较器改为单稳态抗干扰更强,如74ls122、74ls123 。

74LS160为什么有4个无效状态
74LS160 是十进制同步计数器,有 0 ~ 9 共 10 个输出状态,而六进制计数器只用到 6 个有效状态, 其余 4 个是无效状态。当电路正常时,计数器循环计数。当电路受到干扰时,可能出现误码,即计数器会进入无效状态,如果回不到有效状态,就是无效循环,造成计数器错误。如果进入无效状态后,经过几...

为什么74LS160制作的60进制计数器进位有点问题啊?
你这么接肯定是不行的,个位进位错误。其实,74LS160十进制计数器是可以多片级联组成同步计数器的,而你接的是异步计数器。首先,两片74LS160用同一个时钟脉冲信号,即两片的CLK连在一起。个位计数器的进位端(15脚)连到十位计数器的7,10两脚上,十位改成六进制方法不变。这样改后就行了。

74ls160可以用其他芯片代替吗?
74LS160是执行TTL电平规范的器件,所以用74HC160、74AHC160等CMOS电平规范的器件来替代不好,兼容性会有问题,应该用74SLS160、74HCT160、74AHCT160、74ACT160等TTL电平器件,或者用54LS160、54HCT160等工作温度范围更宽的TTL电平器件来替代。

74ls160 的输入
74ls160做计时器,ne555产生了20hz方波输入,只有14号脚有10hz,说明输入信号是输入进去了,14脚输出是对的。13,12,11号脚没有输出,不知道你的芯片清0,置数,使能端接的是否正确。74LS160输入是很灵敏的,用开关开,合输入有毛刺,毛刺会产生误跳。用开关开,合后用施密特整形能好一些。用单...

计数器74ls160怎么使用?
74ls160为十进制同步加法计数器,同步就是要受到时钟信号的控制——清零和置数,附加功能有进位输出端、置数端、清零端,还有置数输入端状态输出及时钟信号端口,其余端口暂可不用。那么根据以上端口可以利用反馈置“ 0”反馈复位)实现。74160有效循环为0000-1001,由于初态为0000,故六进制为六个状态...

74ls160在显示9时就产生进位是什么原因呢?如何解决?
74ls160在显示9时就产生进位,芯片就是这样设计的。因为从数值0,1,2,3,4,5,6,7,8,9,是10个数,9最大。所以在9时产生进位。这样做是正确的,你也不用解决。因为进位信号连到高位一级,9时有进位信号,但下一个时钟未来时,高位是不会加1的,下一个时钟脉冲的上升沿,高位加1,同时使进位...

74LS160的逻辑功能
当CEP、CET均为高电平时,在CP上升沿作用下Q0-Q3同时变化,从而消除了异步计数器中出现的计数尖峰。对于54\/74LS160的CEP、CET跳变与CP无关。 160有超前进位功能。当计数溢出时,进位输出端(TC)输出一个高电平脉冲,其宽度为Q0的高电平部分。 在不外加门电路的情况下,可级联成N位同步计数...

相似回答