接上上拉电阻为什么能输出低电平

如题所述

如果输出为OC门的话,输出三极管导通是相当于接地,故为低电平,否则,三极管不导通(相当于断路),输出通过上拉电阻接电源,故为高电平。
温馨提示:内容为网友见解,仅供参考
第1个回答  2012-11-21
电阻分压噻

接上上拉电阻为什么能输出低电平
如果输出为OC门的话,输出三极管导通是相当于接地,故为低电平,否则,三极管不导通(相当于断路),输出通过上拉电阻接电源,故为高电平。

为什么p0接上上拉电阻还可以输出低电平?
也就是说,当输出低电平的时候,上拉电阻会分到几乎是电源电压的电压,而相关端口的电压之后电源电压减去接近于电源电压的电压,约等于0.

为什么p0接上上拉电阻还可以输出低电平?
也就是说,当输出低电平的时候,上拉电阻会分到几乎是电源电压的电压,而相关端口的电压之后电源电压减去接近于电源电压的电压,约等于0.

为什么oc们电路有外接电压拉电阻还能出低
4、在COMS芯片上,为了防止静电造成损坏,不用的管脚不能悬空,一般接上拉电阻产生降低输入阻抗,提供泄荷通路。5、芯片的管脚加上拉电阻来提高输出电平,从而提高芯片输入信号的噪声容限增强抗干扰能力。6、提高总线的抗电磁干扰能力。管脚悬空就比较容易接受外界的电磁干扰。7、长线传输中电阻不匹配容易引...

上拉电阻、下拉电阻是怎么把电压拉到高、低电平的?具体过程。谢谢...
在接口是高输入阻抗时,外部的电阻的阻值可以忽略,应此就像这些接口接到了电源或者地,达到效果。但是又不同于接地或电源。因为他仍然可以输入高低电平。拿上拉电阻为例,在没有外部输入时,接口电平为高,当有输入时,它可以变低。过程如下,一个芯片的IO口输出地电平时,它有相应承受的输入电流,...

为什么单片机接上上拉电阻就能把输出信号拉为确定的高电平?又为什么就...
上边一个 下边一个 输出引脚在他们中间,平常状况下是都不导通的,所以电平是悬浮的 当接上上拉之后就成了电阻跟下边那个mos相连了,mos不导通,就相当于断路 所以电阻上分的压很少所以p0就被拉成高了。p1 什么的内部就是一个上拉跟一个mos连接输出引脚在中间所以就是高电平了。

单片机输出口接上拉电阻会影响低电平输出吗?
应该叫单片机的I\/O口接上拉电阻,是不会影响低电平输出的。但有个条件,就是上拉电阻的阻值不能太小了,如果太小了,就不能输出低电平了,而是被拉成高电平了,单片机的引脚内部也会被烧坏了。做上拉电阻,一般用10K电阻就行,不能再小了。其实,只有传统的51单片机的P0口,需要外加上拉电阻,...

...口要外接上拉电阻才能输出高电平 这句话,为什么接个电阻就能输出高电...
你要知道上拉是怎么个接法。P0 总共8个IO, 每个IO分别接一个电阻,电阻的另外一端是接到了电源正级上面。怎么会导致电势降低呢? 只会让I\/O的输出电流更大而已。P0 是开漏级输出,输出电流微弱,接外部电路后,很容易导致IO被拉成低电平。接了上拉,电流得到补偿,就不会轻易被拉成低了。

电路中上拉、下拉电阻的作用及原理
电路中的上拉和下拉电阻起着关键的作用,它们确保了电路在特定状态下能稳定地维持高电平或低电平。上拉电阻,连接电源到器件引脚,常态下提供高电平,而下拉电阻则连接地到器件引脚,常态下使引脚保持低电平。这种设计对于电流有限的电路,如普通门电路,提供输出电流通道,上拉是注入电流,下拉是输出电流,...

求解,上拉电阻是保持高电平,下拉是不是保持低电平?上拉电阻是拉电流,下...
上图是 TTL 电路的基本结构,TTL 输入端开路是等于高电平,下拉电阻 RL 是为了给输入端三极管 T1 提供一个电流流出的路径,电阻值不能太大,要使T1 饱和,使电路在静态输入是低电平。上拉电阻 RH 是增加输出端的电流驱动能力,但是也增大了输出低电平时的负载,减少了输出低电平的带载能力,所以电阻...

相似回答
大家正在搜