TTL门电路的输入端悬空为什么是1?

如题所述

第1个回答  2022-10-26

再给你一个图看一下,你就明白了。

因为TTL门的输入是从射极输入,如果悬空,输入端的那个三极管是截止的,这和输入高电平(即1)的情况是一样的,也就相当于输入1。你看一下TTL反相器的内部电路就知道了。 

如图,这是TTL反相器的内部结构,你可以看到输入端确实是射极输入的,建议你看一下数电中关于门电路章节的知识

为什么TTl门电路的输入端悬空时相当于逻辑1
在TTL门电路中,当输入端被悬空时,其表现如同连接了一个无限大的电阻。这个特性使得当外部电阻大于1千欧姆(IKΩ)时,输入电平会上升至阈值电压UTH,即被识别为逻辑高电平,对应于数字1。TTL电路采用逻辑电平来表示电压状态,高电平定义为大于3.5伏,低电平为小于0.3伏。对于TTL门电路的多余输入端...

为什么TTl门电路的输入端悬空时相当于逻辑1
因为悬空时可以看作是输入端接一个无穷大的电阻,当输入电阻大于IKΩ时,输入电平就变为阈值电压UTH即为高电平,所以相当于逻辑1。数字电路中,把电压的高低用逻辑电平来表示。逻辑电平包括高电平和低电平这两种。在TTL门电路中,把大于3.5伏的电压规定为逻辑高电平,用数字1表示;把电压小于0.3伏的...

为什么TTl门电路的输入端悬空时相当于逻辑1
在TTL门电路中,当输入端被悬空时,它等同于连接了一个无限大的电阻。这个电阻的存在使得输入电流非常微弱,以至于输入电平上升到了电路的阈值电压UTH,通常这是逻辑高电平的标志,即被识别为1。逻辑电平是数字电路中用来表示电压状态的一种方式,TTL电路规定,大于3.5伏的电压代表逻辑1,而小于0.3伏的...

为什么TTL门电路悬空时为1,接地时为0?
因为悬空时相当于为高阻抗,电压不为零,此时故为1;接地时相当于没有阻抗,此端电压与地电位相同、为零,此时故为0。TTL门的输入是从射极输入,如果悬空,输入端的那个三极管是截止的,这和输入高电平(即1)的情况是一样的,也就相当于输入1。在数字逻辑电路中,低电平表示0,高电平表示1。一般规...

为什么TTl门电路的输入端悬空时相当于逻辑1
因为输入口有零点几mA向外流动的电流,不能释放这个电流就会形成高电位,因此不止是悬空,即使有接地电阻,但接地电阻不够小(例如数十kΩ以上)也会呈现高电平。

请问为什么TTL门电路输入端什么都没接时为什么相当于1呢?
当A、B悬空时,三极管T1发射结截止,而集电结的二极管却会导通,T2基极获得电流而导通,那么 T3也导通,从而输出低电平;若A=0,而B悬空,则T1基极电压被拉至低电平,致使T2截止,T3截止,而T4导通,从而输出高电平;因此,从输出结果看,A或B悬空就相当于输入高电平;

为什么TTl门电路的输入端悬空时相当于逻辑1射极
因为TTL输入端有向外流出的电流,如果开路,这个电流不能泄放,就会形成高电平。即使对地连接一个泄放电阻,如果泄放电阻不够小,这个电流同样可以在这个电阻上产生达到高电平的电压。可靠的方式应该让电阻为零(直接接地),才是低电平。

TTL门电路的输入端悬空为什么是1?
你就明白了。因为TTL门的输入是从射极输入,如果悬空,输入端的那个三极管是截止的,这和输入高电平(即1)的情况是一样的,也就相当于输入1。你看一下TTL反相器的内部电路就知道了。如图,这是TTL反相器的内部结构,你可以看到输入端确实是射极输入的,建议你看一下数电中关于门电路章节的知识 ...

二极管与门的输入端有一个悬空代表什么?
TTL门电路输入悬空相当于接高电位,就是置1,二极管与门也是一样的(都是双极型PN结构)。但是为了避免干扰,与门或与非门不用的输入脚应接电源或者和其他输入脚接在一起也可以。或门和或非相反处理。相同的是同样可以把不用的脚和其它脚接在一起。

如何判断TTL门电路输出端的逻辑状态
TTL输入端如果悬空,视为'1'(这时输入端的三极管T1截止)如果通过大电阻(>1.5k)接地,视为1,由传输特性曲线可以分析得到。类似的,通过小电阻(<0.7k)接地,视为0。

相似回答
大家正在搜