上拉、下拉电阻、高阻态

如题所述

第1个回答  2022-06-05
高阻态:悬空就可以理解为高阻,就是从端口看进去,对GND或者VCC的电阻都很大,外面任何弱驱动都能改变该点的电位。

上拉电阻:上拉到高电平,使这个引脚上的电压超过一个值

下拉电阻:下拉到低电平,使这个引脚上的电压低于一个值

不清楚为什么要加上拉和下拉电阻?

应该是为了稳定端口的电压,避免信号干扰。

上拉、下拉电阻、高阻态
高阻态:悬空就可以理解为高阻,就是从端口看进去,对GND或者VCC的电阻都很大,外面任何弱驱动都能改变该点的电位。上拉电阻:上拉到高电平,使这个引脚上的电压超过一个值 下拉电阻:下拉到低电平,使这个引脚上的电压低于一个值 不清楚为什么要加上拉和下拉电阻?应该是为了稳定端口的电压,避免信号...

什么是高阻态,什么是上啦电阻,下拉电阻?
高阻态:输入电阻高 上拉电阻:配合输入口(二极管)电平转换用的电阻,上拉与下拉的分别好像高电平与低电平的分别一样,具体我分不清了,你看一下电子学上有

什么是上拉电阻和下拉电阻,各有什么作用
上拉电阻是与不明信号或不确定状态相连的电阻,其主要作用是提高电平。在数字电路中,上拉电阻常用于将不确定的状态或高阻态转换为确定的电平状态,以确保电路的稳定工作。在某些情况下,上拉电阻还可用于控制电流和保护电路免受过载影响。二、下拉电阻 下拉电阻则是与已知信号相连,用以将电平拉低的电...

什么是上拉电阻和下拉电阻,各有什么作用
一、上拉就是将不确定的信号通过一个电阻钳位在高电平,电阻同时起限流作用。上拉电阻的作用:1、当TTL电路驱动CMOS电路时,如果电路输出的高电平低于CMOS电路的最低高电平(一般为3.5V), 这时就需要在TTL的输出端接上拉电阻,以提高输出高电平的值。2、OC门电路必须使用上拉电阻,以提高输出的高...

详细说明上拉电阻和下拉电阻的区别与作用
一、上下拉电阻介绍 上拉电阻:将一个不确定的信号,通过一个电阻与电源VCC相连,固定在高电平。作用:上拉是对器件注入电流;灌电流;当一个接有上拉电阻的IO端口设置为输入状态时,它的常态为高电平。下拉电阻:将一个不确定的信号,通过一个电阻与地GND相连,固定在低电平。作用:下拉是从器件输出...

上拉电阻如何注入电流拉高电压,下拉电阻增加器件输出电流拉低电压,作用...
如图是 TTL 非门内部电路,TTL 高电平输出电压 ≤ 3.6 V ,显然,上拉电阻接 +5V 会输出电流至负载,拉高输出电压。下拉电阻接地,主要功能是保证前级芯片输出开路(或者高阻态)时,本级输入端是低电平,同时也增加了前级电路的负载 。

关于OC门上拉电阻的原理,用模拟电路分析下Y输出高低电平的原理_百度知 ...
下拉电阻的设定的原则和上拉电阻是一样的。OC门输出高电平时是一个高阻态,其上拉电流要由上拉电阻来提供,设输入端每端口不大于100uA,设输出口驱动电流约500uA,标准工作电压是5V,输入口的高低电平门限为0.8V(低于此值为低电平);2V(高电平门限值)。

单片机中输入上拉,输入下拉,内部上拉,下拉是什么意思
目前的单片机往往可以内部挂载一个电阻,通常io口呈现出高阻态,若不上拉或者下拉io口不能识别当前的状态是高电平还是低电平。所以上拉就是io串联一个电阻到Vcc,下拉就是串联一个电阻到GND。而内部上拉就是MCU内部通过设定可以自己将io口串联到Vcc 下拉同理串联到GND ...

上拉电阻是什么意思
下拉就是接个电阻接低电平;作用就是,比如上拉,你从外面发来一个电平,但是不是标准的高电平或者低电平,上拉电阻就可以直接上拉为高电平(钳位);低电平也是一样,下拉为低电平;问题三:上拉电阻和下拉电阻分别是什么意思,解释通俗易懂一点 所谓上,就是指高电平;所谓下,是指低电平。上拉...

请求上拉电阻和下拉电阻的理解
很典型的就是三极管了,NPN三极管基级一般有个电阻要么上拉到电源,要么下拉到地。B:同样,有的电路的输出是三态的,如OC电路它在输出高的时候,其实就是高阻态的,(这点量不到电压)只有通过一个上拉电阻,才能是输出高的时候为正真的高。你说的“好像有20K到40K.虽然在单片机输出高电平时电流...

相似回答
大家正在搜