芯片有引脚悬空时,为什么有上拉电阻的是高电平,有下拉电阻的是低电平???

如题所述

上拉电阻:
1、当TTL电路驱动COMS电路时,如果TTL电路输出的高电平低于COMS电路的最低高电平(一般为3.5V),这时就需要在TTL的输出端接上拉电阻,以提高输出高电平的值。
2、OC门电路必须加上拉电阻,才能使用。
3、为加大输出引脚的驱动能力,有的单片机管脚上也常使用上拉电阻。
4、在COMS芯片上,为了防止静电造成损坏,不用的管脚不能悬空,一般接上拉电阻产生降低输入阻抗,提供泄荷通路。
5、芯片的管脚加上拉电阻来提高输出电平,从而提高芯片输入信号的噪声容限增强抗干扰能力。
6、提高总线的抗电磁干扰能力。管脚悬空就比较容易接受外界的电磁干扰。
7、长线传输中电阻不匹配容易引起反射波干扰,加上下拉电阻是电阻匹配,有效的抑制反射波干扰。
上拉电阻阻值的选择原则包括:
1、从节约功耗及芯片的灌电流能力考虑应当足够大;电阻大,电流小。
2、从确保足够的驱动电流考虑应当足够小;电阻小,电流大。
3、对于高速电路,过大的上拉电阻可能边沿变平缓。综合考虑
以上三点,通常在1k到10k之间选取。对下拉电阻也有类似道理
对上拉电阻和下拉电阻的选择应结合开关管特性和下级电路的输入特性进行设定,主要需要考虑以下几个因素:
1. 驱动能力与功耗的平衡。以上拉电阻为例,一般地说,上拉电阻越小,驱动能力越强,但功耗越大,设计是应注意两者之间的均衡。
2. 下级电路的驱动需求。同样以上拉电阻为例,当输出高电平时,开关管断开,上拉电阻应适当选择以能够向下级电路提供足够的电流。
3. 高低电平的设定。不同电路的高低电平的门槛电平会有不同,电阻应适当设定以确保能输出正确的电平。以上拉电阻为例,当输出低电平时,开关管导通,上拉电阻和开关管导通电阻分压值应确保在零电平门槛之下。
4. 频率特性。以上拉电阻为例,上拉电阻和开关管漏源级之间的电容和下级电路之间的输入电容会形成RC延迟,电阻越大,延迟越大。上拉电阻的设定应考虑电路在这方面的需求。
下拉电阻的设定的原则和上拉电阻是一样的。
OC门输出高电平时是一个高阻态,其上拉电流要由上拉电阻来提供,设输入端每端口不大于100uA,设输出口驱动电流约500uA,标准工作电压是5V,输入口的高低电平门限为0.8V(低于此值为低电平);2V(高电平门限值)。
选上拉电阻时:
500uA x 8.4K= 4.2即选大于8.4K时输出端能下拉至0.8V以下,此为最小阻值,再小就拉不下来了。如果输出口驱动电流较大,则阻值可减小,保证下拉时能低于0.8V即可。
当输出高电平时,忽略管子的漏电流,两输入口需200uA
200uA x15K=3V即上拉电阻压降为3V,输出口可达到2V,此阻值为最大阻值,再大就拉不到2V了。选10K可用。COMS门的可参考74HC系列
设计时管子的漏电流不可忽略,IO口实际电流在不同电平下也是不同的,上述仅仅是原理,一句话概括为:输出高电平时要喂饱后面的输入口,输出低电平不要把输出口喂撑了(否则多余的电流喂给了级联的输入口,高于低电平门限值就不可靠了)

数字电路中不用的输入脚都要接固定电平,通过1k电阻接高电平或接地。
1. 电阻作用:
l 接电组就是为了防止输入端悬空
l 减弱外部电流对芯片产生的干扰
l 保护cmos内的保护二极管,一般电流不大于10mA
l 上拉和下拉、限流
l 1. 改变电平的电位,常用在TTL-CMOS匹配
2. 在引脚悬空时有确定的状态
3.增加高电平输出时的驱动能力。
4、为OC门提供电流
l 那要看输出口驱动的是什么器件,如果该器件需要高电压的话,而输出口的输出电压又不够,就需要加上拉电阻。
l 如果有上拉电阻那它的端口在默认值为高电平你要控制它必须用低电平才能控制如三态门电路三极管的集电极,或二极管正极去控制把上拉电阻的电流拉下来成为低电平。反之,
l 尤其用在接口电路中,为了得到确定的电平,一般采用这种方法,以保证正确的电路状态,以免发生意外,比如,在电机控制中,逆变桥上下桥臂不能直通,如果它们都用同一个单片机来驱动,必须设置初始状态.防止直通!

2、定义:
l 上拉就是将不确定的信号通过一个电阻嵌位在高电平!电阻同时起限流作用!下拉同理!
l 上拉是对器件注入电流,下拉是输出电流
l 弱强只是上拉电阻的阻值不同,没有什么严格区分
l 对于非集电极(或漏极)开路输出型电路(如普通门电路)提升电流和电压的能力是有限的,上拉电阻的功能主要是为集电极开路输出型电路输出电流通道。

3、为什么要使用拉电阻:
l 一般作单键触发使用时,如果IC本身没有内接电阻,为了使单键维持在不被触发的状态或是触发后回到原状态,必须在IC外部另接一电阻。
l 数字电路有三种状态:高电平、低电平、和高阻状态,有些应用场合不希望出现高阻状态,可以通过上拉电阻或下拉电阻的方式使处于稳定状态,具体视设计要求而定!
l 一般说的是I/O端口,有的可以设置,有的不可以设置,有的是内置,有的是需要外接,I/O端口的输出类似与一个三极管的C,当C接通过一个电阻和电源连接在一起的时候,该电阻成为上C拉电阻,也就是说,如果该端口正常时为高电平,C通过一个电阻和地连接在一起的时候,该电阻称为下拉电阻,使该端口平时为低电平,作用吗:
比如:当一个接有上拉电阻的端口设为输如状态时,他的常态就为高电平,用于检测低电平的输入。
l 上拉电阻是用来解决总线驱动能力不足时提供电流的。一般说法是拉电流,下拉电阻是用来吸收电流的,也就是你同学说的灌电流
温馨提示:内容为网友见解,仅供参考
第1个回答  推荐于2020-02-12
COMS由于输入阻抗高引脚悬空时,引脚电平不确定,会造成误动作。所以必须使用上拉或下拉电阻。来确定电平。上拉是通过电阻接高电平VCC。所以让悬空引脚电平为高。下拉电阻是通过电阻接GND,所以让悬空引脚电平为低。
第2个回答  2013-08-06
.倪苾..o.o..朋友说得没错 也增加见识了 所以操作时小心些

芯片有引脚悬空时,为什么有上拉电阻的是高电平,有下拉电阻的是低电平...
3、为加大输出引脚的驱动能力,有的单片机管脚上也常使用上拉电阻。4、在COMS芯片上,为了防止静电造成损坏,不用的管脚不能悬空,一般接上拉电阻产生降低输入阻抗,提供泄荷通路。5、芯片的管脚加上拉电阻来提高输出电平,从而提高芯片输入信号的噪声容限增强抗干扰能力。6、提高总线的抗电磁干扰能力。管...

芯片有引脚悬空时,为什么有上拉电阻的是高电平,有下拉电阻的是低电平...
生产设计者希望该引脚悬空时为高电平,不影响其他引脚,就需要接上拉电阻;若引脚悬空时希望此脚为底电平,就需要接下拉电阻。若引脚悬空时为高、低电平都不影响芯片工作,则不需要接电阻。

芯片输入端引脚悬空时该引脚输入是高电平还是低电平?
刚上电的时候,端口电压不稳定,为了让他稳定为高或低,就会用到上拉或下拉电阻。有些芯片内部集成了上拉电阻,所以外部就不用上拉电阻了。但是有一些开漏的,外部必须加上拉电阻。引脚悬空时候的高低电平,需要根据生产厂家的决定和芯片的特性而定。

...arm芯片中常常有上拉电阻和下拉电阻,他们分别什么作用呢?一定采纳...
上拉或下拉,取决于你的程序要求哪些端口的输出状态,由于ARM运行程序输出时是0v,取信号时却也只认0v,因此用于信号输入时就要加上拉电阻。用于结果输出的端口根据用途的不同一般加上拉电阻。加电阻的作用是减少电路干扰导致的误动作。

能不能通俗的解释一下「上拉电阻\/下拉电阻」的原理?
回答:我认为这个问题可以去请教你的物理老师,上拉电阻和下拉电阻的原理非常简单。在没有上拉电阻的情况下,IO口处于悬空状态,也即所谓的第三态,这是无法确定他输出是0还是1;有上拉电阻和下拉电阻的时候如果IO口悬空,在上拉的时候IO口处于高电平(因为接上了VCC),下拉的时候就为低电平(因为接地)。 单...

那位高手能用数据说明上拉电阻和下拉电阻的作用?
上拉电阻”。与之相对应,若芯片的某个引脚通过一个电阻接到地(GND)上,则相应的电阻被称为“下拉电阻”。这种做法使得,悬空的芯片引脚被上拉电阻或下拉电阻初始化为高电平或低电平。根据实际情况,上拉电阻与下拉电阻可以取值在1KΩ~10KΩ之间,其阻值大小与静态电流及系统功耗相关。

上拉电阻和下拉电阻的作用是什么,最好详细点
所谓上,就是指高电平;所谓下,是指低电平。上拉,就是通过一个电阻将信号接电源,一般用于时钟信号数据信号等。下拉,就是通过一个电阻将信号接地,一般用于保护信号。这是根据电路需要设计的,主要目的是为了防止干扰,增加电路的稳定性。假如没有上拉,时钟和数据信号容易出错,毕竟,CPU的功率有限,...

C51单片机中 上拉电阻、下拉电阻的原理和作用?
上拉电阻就是将不确定的信号端通过对正电源接一个电阻使该信号端暂时维持在高电平,下拉电阻就是将不确定的信号端通过对负电源电源接一个电阻使该信号端暂时维持在低电平。

上拉电阻和下拉电阻的用处和区别
一、上拉电阻的用途:在CMOS芯片应用中,未使用的引脚不能保持悬空状态,以免受到静电损害。通常,这些引脚会通过上拉电阻连接到VCC,以确保输入阻抗并提供了泄放路径。这样做的目的是为了提高输入信号的电平,增强噪声容限,以及提升电路的抗干扰能力。二、下拉电阻的用途:下拉电阻用于确保输入端在高阻抗...

上啦电阻就是输出高电平 下拉就是输出低电平吗?各接在什么位置_百度知 ...
反只,你你电路中(无论是输入还是输出)要它是低电平有效的,就接上拉电阻,保证在没有信号的情况下是高电平。如果不接的话,状态不确定,这个信号(输入或者输出)有可能是高电平,也有可能是低电平。所以电路就不稳定,接了上拉电阻或者下拉电阻后,电路的稳定性提高了。

相似回答