基本RS触发器和同步RS触发器有什么不同?

如题所述

RS触发器
基本RS 触发器: 电路结构 把两个与非门G1、G2的输入、输出端交叉连接,即可构成基本RS触发器,其逻辑电路如图7.2.1.(a)所示。它有两个输入端R、S和两个输出端Q、Q。 工作原理 基本RS触发器的逻辑方程为: 根据上述两个式子得到它的四种输入与输出的关系: 1.当R=1、S=0时,则Q=0,Q=1,触发器置1。 2.当R=0、S=1时,则Q=1,Q=0,触发器置0。 如上所述,当触发器的两个输入端加入不同逻辑电平时,它的两个输出端Q和Q有两种互补的稳定状态。一般规定触发器Q端的状态作为触发器的状态。通常称触发器处于某种状态,实际是指它的Q端的状态。Q=1、Q=0时,称触发器处于1态,反之触发器处于0态。S=0,R=1使触发器置1,或称置位。因置位的决定条件是S=0,故称S 端为置1端。R=0,S=1时,使触发器置0,或称复位。 同理,称R端为置0端或复位端。若触发器原来为1态,欲使之变为0态,必须令R端的电平由1变0,S端的电平由0变1。这里所加的输入信号(低电平)称为触发信号,由它们导致的转换过程称为翻转。由于这里的触发信号是电平,因此这种触发器称为电平控制触发器。从功能方面看,它只能在S和R的作用下置0和置1,所以又称为置0置1触发器,或称为置位复位触发器。其逻辑符号如图7.2.1(b)所示。由于置0或置1都是触发信号低电平有效,因此,S端和R端都画有小圆圈。 3.当R=S=1时,触发器状态保持不变。 触发器保持状态时,输入端都加非有效电平(高电平),需要触发翻转时,要求在某一输入端加一负脉冲,例如在S端加负脉冲使触发器置1,该脉冲信号回到高电平后,触发器仍维持1状态不变,相当于把S端某一时刻的电平信号存储起来,这体现了触发器具有记忆功能。 4.当R=S=0时,触发器状态不确定 在此条件下,两个与非门的输出端Q和Q全为1,在两个输入信号都同时撤去(回到1)后,由于两个与非门的延迟时间无法确定,触发器的状态不能确定是1还是0,因此称这种情况为不定状态,这种情况应当避免。从另外一个角度来说,正因为R端和S端完成置0、置1都是低电平有效,所以二者不能同时为0。 此外,还可以用或非门的输入、输出端交叉连接构成置0、置1触发器,其逻辑图和逻辑符号分别如图7.2.2(a)和7.2.2(b)所示。这种触发器的触发信号是高电平有效,因此在逻辑符号的S端和R端没有小圆圈。 功能描述: 状态转移真值表 用表格的形式描述触发器在输入信号作用下,触发器的下一个稳定状态(次态)Qn+1与触发器的原稳定状态(现态)Qn和输入信号状态之间的关系。 2.特征方程 即以逻辑函数的形式来描述次态与现态及输入信号之间的关系。由上述状态转移真值表,通过卡诺图化简可得到。 3.状态转移图 即以图形的方式描述触发器的状态变化对输入信号的要求。图7.2.4是基本RS触发器的状态转移图。图中两个圆圈代表触发器的两个状态;箭头表示在触发器的输入信号作用下状态转移的方向;箭头旁边由斜线“/”分开的代码分别表示状态转移的条件和在此条件下产生的输出状态。 设触发器的初始状态为Q=0、Q=1,输入信号波形如图7.2.5所示,当SD的下降沿到达后,经过G1的传输延迟时间tpd,Q端变为高电平。这个高电平加到门G2的输入端,再经过门G2的传输延迟时间tpd,使Q变为低电平。当Q的低电平反馈到G1的输入端以后,即使SD=0的信号消失(即SD回到高电平),触发器被置成Q=1状态也将保持下去。可见,为保证触发器可靠地翻转,必须等到Q=0的状态反馈到G1的输入端以后,SD=0的信号才可以取消。因此,SD输入的低电平信号宽度tw应满足tw≥2tpd。同理,如果从RD端输入置0信号,其宽度也必须大于、等于2tpd 。 2.传输延迟时间: 从输入信号到达起,到触发器输出端新状态稳定地建立起来为止,所经过的这段时间称为触发器的传输延迟时间。从上面的分析已经可以看出,输出端从低电平变为高电平的传输延迟时间tPLH和从高电平变为低电平的传输延迟时间tPHL是不相等的,它们分别为: tPLH=tpd,tPHL=2tpd 若基本RS触发器由或非门组成,则其传输延迟时间将为 tPHL=tpd,tPLH=2tpd 。综上所述,对基本RS 触发器归纳为以下几点: 1.基本RS触发器具有置位、复位和保持(记忆)的功能; 2.基本RS触发器的触发信号是低电平有效,属于电平触发方式; 3.基本RS触发器存在约束条件(R+S=1),由于两个与非门的延迟时间无法确定;当R=S=0时,将导致下一状态的不确定。
温馨提示:内容为网友见解,仅供参考
第1个回答  2013-08-08
共同点:都是串行端口(Serial port),或称串行埠、序列埠、串口,主要用于串行式逐位元数据传输。# RS-232-C:也称标准串口,是目前最常用的一种串行通讯接口。它是在1970年由美国电子工业协会(EIA)联合贝尔系统、调制解调器厂家及计算机终端生产厂家共同制定的用于串行通讯的标准。它的全名是“数据终端设备(DTE)和数据通讯设备(DCE)之间串行二进制数据交换接口技术标准”。传统的RS-232-C接口标准有22根线,采用标准25芯D型插头座。后来的PC上使用简化了的9芯D型插座。现在应用中25芯插头座已很少采用。现在的电脑一般有两个串行口:COM1和COM2,你到计算机后面能看到9针D形接口就是了。现在有很多手机数据线或者物流接收器都采用 COM口与计算机相连。# RS-422:为改进RS-232通信距离短、速率低的缺点,RS-422定义了一种平衡通信接口,将传输速率提高到10Mb/s,传输距离延长到4000英尺(速率低于100kb/s时),并允许在一条平衡总线上连接最多10个接收器。RS- 422是一种单机发送、多机接收的单向、平衡传输规范,被命名为TIA/EIA-422-A标准。# RS-485:为扩展应用范围,EIA又于1983年在RS-422基础上制定了RS-485 标准,增加了多点、双向通信能力,即允许多个发送器连接到同一条总线上,同时增加了发送器的驱动能力和冲突保护特性,扩展了总线共模范围,后命名为 TIA/EIA-485-A标准。常见的为一般计算机应用的RS-232(使用 25 针或 9 针连接器),工业计算机应用的半双工RS-485与全双工RS-422。也就是说电脑一般是使用RS-232,而工业设备一般使用RS-486和RS422.
第2个回答  2013-08-08
数电书上貌似比这简单多了,看数电书吧
第3个回答  2019-12-29
触发器是一个具有记忆功能的二进制信息存储器件,是构成多种时序电路的最基本逻辑单元。触发器具有两个稳定状态,即"0"和"1",在一定的外界信号作用下,可以从一个稳定状态翻转到另一个稳定状态。
1.基本RS触发器为由二个与非门交叉藕合构成。基本RS触发器具有置"0"、置"1"和"保持"三种功能。通常称
为置"1"端,因为
=0时触发器被置"1";
为置"0"端,因为
=0时触发器被置"0",当
=
=1时状态保持。基本RS触发器也可以用二个"或非门"组成,此时为高电平触发器
R端接0
S端接0输出不变
R端接1
S端接0输出为0
R端接0
S端接1输出为1
R端接1
S端接1输出不确定
同步RS触发器电路结构
  图1是同步RS触发器的逻辑图和逻辑符号。它是在基本RS触发器(G1和G2)的基础上,增加了由两个与非门(G3和G4)组成的输入门,和一个钟控端CP构成。该电路有两个输出端和Q,还有五个输入端。但应注意这五个输入端的作用和输入信号的极性。

输入端和
  和端在CP=0时,可直接使触发器置0或置1,下标D表示直接的意思,而符号“-”表示用负向脉冲触发。
  是直接置“0”端,是直接置1端,一般可在触发器工作之前,采用或进行直接置0或置1。不用时将和端接高电平或悬空。
图1
同步RS触发器的逻辑和逻辑符号

信号输入端R和S
  信号输入端R为置0端,S为置1端,因输入信号要通过与非门G3和G4后,才作用到基本触发器的输入端,所以输入触发器脉冲信号应是正向脉冲。{{分页}}

钟控端CP
  钟控端CP用于输入进钟脉冲,控制输入门的开通和关闭,使输出按一定的节拍随输入信号变化。
2.同步RS触发器工作原理
①CP=0
  当CP=0时,G3、G4门被封被,输出均为1。此时,不论输入信号R、S如何变化,触发器的状态保持不变。
②CP=1
  当CP=1时,G3、G4门解除封锁,触发器的次态Qn+1取决于输入信号R、S及电路的现态Qn。
⑴R=S=0
  如果输入端R=S=0,则G3和G4的输出仍等于1,故触发的状态保持不变。
⑵R=1,S=0
  如果输入端R=1,S=0,由于G3门的输入均为1,则G3输出是0,G1的输入有0,所以不论G1原来的状态如何,其输出一定为1。对于G4来说,由于S=0,G4=1,G2门的输入均为1(=1、G4=1、),所以G2的输出Q=0。
  当Q=0后,又保证了=1,假如将CP再变为0,则G3=G4=1,基本触发器G1、G2将保持0状态。
⑶R=0,S=1
  如果输入端R=0,S=1,则情况同上相反,由于G4的输入均为1,则G4=0,迫使G2的输出Q=1。由于Q=1,G3的输出也是1,又迫使G1输出=0,此时触发器处于1状态。即使CP再返回到0,由于G1和G2的互锁使用,该状态也会维持下去。
⑷R=S=1
  如果输入端R=S=1,G3和G4输出均为0,于是G1和G2的输出都为1,但是当CP返回到0时,G3、G4的输出也都返回到1,这是G1、G2的输入均为1,因此它们的输出都向0转化,出现竞争状态。如果G2先翻为0,则G1被锁定在1,结果触发器变为0态。如果G1先翻为0,则G2被锁定在1,触发器处于1态,最后的结果难以预料,输出不顶。{{分页}}
  逻辑功能用逻辑表达式表示出来,就可得到同步RS触发器的特性方程:
│Qn+1=S+
│SR=0
(约束条件)
  为了防止出现R=S=1使触发器输出状态不定,因此规定了约束条件RS=0。

同步RS触发器与基本RS触发器有什么区别?
一、用途不同 1、同步RS触发器:以使同步RS触发器根据时钟脉冲时序改变输出状态。2、基本RS触发器:基本RS触发器具有置位、复位和保持(记忆)的功能,触发器经常用于加强数据的完整性约束和业务规则等;RS触发器一般用来抵抗开关的抖动。二、原理不同 1、同步RS触发器:当输入端(S、R)状态发生变化,...

同步rs触发器和基本rs触发器的区别
同步rs触发器和基本rs触发器的区别:同步RS触发器就是在基本RS触发器的复位和置位端,分别加一个与非门作为时钟的门控信号。只有在时钟高电平时,复位和置位有效。换言之,在时钟为高电平时,同步RS触发器的功能等同于基本RS触发器。触发器(trigger)是SQLserver提供给程序员和数据分析员来保证数据完整...

同步RS触发器是边沿触发吗?
同步RS触发器不是边沿触发。与基本RS触发器相比,同步RS触发器仅仅是增加了一个门控信号(CP),当CP为高电平时,输入端的变化均可改变输出状态,而CP端为低电平时,输入信号不能改变输出状态。也就是说,当CP端为高电平时,同步RS触发器等同于基本RS触发器。边沿触发的RS触发器,称为主从RS触发器。

为什么基本RS触发器是低电平有效而同步RS触发器是高电平有效
同步RS触发器为了引入CP时钟信号在基本RS触发器的基础上增加了两个与非门,分别将R、S端的输入信号与CP信号进行了与非运算后再传给基本RS触发器R‘和S’端,当CP为1时,R‘=(CP▪R)’=R的反,S‘=(CP▪S)’=S的反,所以基本RS触发器是低电平有效而同步RS触发器是高电平有效...

谈谈JK触发器与RS触发器的构成区别?
同步RS触发器与基本RS触发器的不同之处在于,只有时钟CP=1的时候,输出状态才能被改变。但是,同步触发器也具有一个约束条件,就是当CP=1时,S和R不能同时为1。此外,同步RS触发器还有一个不足之处在于:当CP=1时,S和R若多次改变,每次改变都会影响输出。这种现象,称为空翻现象。3、主从RS触发...

与基本RS触发器相比,同步RS触发器在电路结构上有哪些特点?
RS触发器 基本RS 触发器: 电路结构 把两个与非门G1、G2的输入、输出端交叉连接,即可构成基本RS触发器,其逻辑电路如图7.2.1.(a)所示。它有两个输入端R、S和两个输出端Q、Q。 工作原理 基本RS触发器的逻辑方程为: 根据上述两个式子得到它的四种输入与输出的关系: 1.当R=1、S=0时,则Q...

同步触发器与异步触发器有什么区别?
1、性质不同:同步触发器与常规RS触发器相比,同步RS触发器多出一个端子。异步触发器是来自某个控件的一个事件,会导致UpdatePanel刷新其内容。2、状态不同:当输入端(S、R)状态发生变化,同时只有时钟信号输入端有方波信号时,同步RS触发器状态才会发生改变。异步触发器与这些控件交互所导致的回送会替换...

触发器逻辑功能
具体而言,电路结构主要由门电路组成,它们通过不同的组合方式来实现特定的逻辑功能。基本RS触发器是一种简单的电路结构,用于存储一位信息。同步RS触发器在输入信号变化时立即响应,主从触发器则允许延迟响应,而边缘触发器则在信号变化的边缘作出响应。每种触发器都有其特定的动作特点,适用于不同的应用...

rs触发器和sr触发器
1. 基本概念RS触发器(也称为重置-设置触发器)是由两个交叉耦合的反相门组成的数字电路。其输出状态取决于输入状态和先前的状态。当R(重置)和S(设置)输入为0时,输出保持先前的状态。当R输入为1且S输入为0时,输出变为0。当S输入为1且R输入为0时,输出变为1。当R和S都为1时,出现电路不...

基本触发器,同步触发器,主从触发器的区别有哪些?
基本触发器就如同一般的触发器一样遵循触发器公式;而同步触发器除了要遵循一般触发器公式以外还要接受一个外加的时钟信号,能够让一个或者多个触发器同步运行。公式也会在原来的基础上与一个时钟信号的高电平(或者低电平);主从触发器由主触发器和从触发器组成,且两个触发器的逻辑功能和同步RS触发器...

相似回答