现在毕业 了,我还是不懂,真是有点丢人啊!比如某个IO口输出高祖态,那么如果这个高阻态通过一个1k的电阻接GND和接VCC有什么区别啊?接GND会怎样,接VCC会怎样?
高阻态是一个数字电路里常见的术语,指的是电路的一种输出状态,既不是高电平也不是低电平,如果高阻态再输入下一级电路的话,对下级电路无任何影响,和没接一样,如果用万用表测的话有可能是高电平也有可能是低电平,随它后面接的东西定的。
在电子学中,高阻态(英语:High impedance)表示电路中的某个节点具有相对电路中其他点相对更高的阻抗。这个概念在三态逻辑、上拉电阻中有所涉及。在硬件描述语言(如Verilog HDL和VHDL)中,高阻态通常用字母z来表示。
扩展资料:
高阻态的典型应用
1、实例1
在总线连接的结构上。总线上挂有多个设备,设备与总线以高阻的形式连接。这样在设备不占用总线时自动释放总线,以方便其他设备获得总线的使用权。
2、实例2
大部分单片机I/O使用时都可以设置为高阻输入,如凌阳,AVR等等。高阻输入可以认为输入电阻是无穷大的,认为I/O对前级影响极小,而且不产生电流(不衰减),而且在一定程度上也增加了芯片的抗电压冲击能力。
参考资料来源:百度百科-数字电路
参考资料来源:百度百科-高阻态
电阻无穷的话那和外界不就相当于断开了
追答没有断开哦有电阻怎么是断开。一般作为输入的时候是最好是高阻态的,这样的话电流就会小了。
追问哎,估计这辈子我也搞不懂了,可不可以教我如何彻底搞懂?%>_<%
追答你学过运算放大器吧,那个输入就是高阻态的。就是输入电阻很大
高阻态到底是什么意思?
高阻态是一个数字电路里常见的术语,指的是电路的一种输出状态,既不是高电平也不是低电平,如果高阻态再输入下一级电路的话,对下级电路无任何影响,和没接一样,如果用万用表测的话有可能是高电平也有可能是低电平,随它后面接的东西定的。在电子学中,高阻态(英语:High impedance)表示电路...
如何识别高阻态 (其电平随后面的东西来定是什么意思)
1、高阻态相当于断路。2、很多数字器件的IO口同时具备输入和输出功能,只要改变IO口设置就可切换,而不需要动硬件电路。不一定一定就是输出口。这个在单片机领域非常多见。比如IO口输出后接一个下拉电阻到地,电阻顶端的电压到底是0V还是5V,还得看后面的电路。如果有像CD4051等电子开关接入,信号类型...
...提到P0口为高阻状态,这个高阻状态什么意思?在百度知道里有人这么解释...
高阻态就是在两只管都截止时产生的。另外,内部电路已设计成两管不会同时导通,因为一但真的同时导通,两只管子会烧坏(至少坏一只),这时这个P0口就坏了。
到底什么是高阻态
就是电阻大
单片机中的高阻态到底什么意思
可以把它理解成一个比较器,并且这个输入端的电阻很大。就像万用表的电压档,当电压达到一个单片机的高电平识别信号时,就是高电平,反过来当电压低于一定值时,就是低电平。
三极管与三态门 有什么区别? 还有 高阻态阻值到底多少欧姆?
三态门是计算机技术接口的一个状态可以控制的称谓,是由一些模拟开关组成的受程序控制的单元。比三极管复杂许多倍。高阻是三态的其中一个态势,一般在数百兆以上。
单片机IO口的标准,高阻,推挽,开漏4种状态到底什么意思..
标准应该是普通51那种,弱上拉,可以输出高电平,输出高电平后也允许外部强行拉低,这种用起来比较方便,不容易发生电平冲突。推挽就是强上拉了,拉电流比较大,不允许外部拉低,只能用于输出信号不能输入。开漏是完全没有上拉能力的,不能输出高电平,但可以输出低电平,相当于对地接一个开关。高阻模式...
三极管与三态门 有什么区别? 还有 高阻态阻值到底多少欧姆?
三极管是模电,主要用于模拟信号的放大。三态门是数电,是集成电路,处理的是数字信号。你的知识还差很多啊!高阻态你理解成开路就行了。
如何用万用表或示波器来判断三态门是否处于高阻态
同时使用弱上拉电阻与下拉电阻,拉到高低态中点电位,再用万用表或示波器来测量,如被拉到高态或低态电位,表示不是处于高阻态。否则就是处于高阻态。 本回答由提问者推荐 举报| 答案纠错 | 评论(1) 5 3 t__sun 采纳率:54% 来自:芝麻团 擅长: 工程技术科学 硬件 常见软件 理工学科 电子数码 为...
三极管与三态门 有什么区别? 还有 高阻态阻值到底多少欧姆?
都有个三字,其他没什麼相同。意义上就是切断信号,理想上无限大欧,实际是多少漏电或多少欧要看所用器件的数据纸。要双向导通不是用三态门(这是逻辑门),要用 CMOS 传输门,也就是模拟开关,像 4066, 4051~ 4053 这类,从这中间照你需要的真值来选用。