数字电路问题:能否将两个互补输出结构的CMOS门电路度输出端并联,接成线与?? 急……

如题所述

第1个回答  2012-04-24
不能
CMOS输出电阻很大,所以输出电平会受到负载电流的影响。本回答被提问者采纳
第2个回答  2018-12-19
不能,因为cmos结构的输出电阻大
第3个回答  2011-09-20
不能
第4个回答  2011-09-16
互补输出并联?
你说1与0并到一起会是什么结果?

互补输出结构的cmos门输出端是否可以并联使用?为什么?
不可以并联。由于转换速度不可能完全一致,有可能在状态转换瞬间出现一个输出端上导通,而另一个输出端下导通的情况。例如原来输出都为“1”(上导通),转换为“0”时,其中某一个器件转换稍慢,就会出现此情况,这将导致电源短路。

TTL\/CMOS全称?能否互连,和使用CMOS注意事项
CMOS电路的驱动能力的提高,除选用驱动能力较强的缓冲器来完成之外,还可将同一个芯片几个同类电路并联起来提高,这时驱动能力提高到N倍(N为并联门的数量)。如图2所示。 3、输入端的问题 (1)多余输入端的处理。CMOS电路的输入端不允许悬空,因为悬空会使电位不定,破坏正常的逻辑关系。另外,悬空时输入阻抗高,易受外...

TTL\/CMOS全称?能否互连,和使用CMOS注意事项
TTL和CMOS都可以用于数字集成电路,肯定可以互连。在使用CMOS集成电路时,需要注意以下几个问题。首先,电源问题。CMOS集成电路的工作电压一般在3-18V,但当应用于门电路的模拟应用时,最低电压不应低于4.5V。CMOS集成电路的工作电压宽,故使用不稳压电源电路也可以正常工作,但不同电源电压下的输出阻抗、...

试判断下列哪些CMOS门可以将输出端并接使用:(1)普通的互补输出;(2)漏...
【答案】:(1)普通互补输出门的输出端不能并接。(2)OD门输出端可以并接。(3)三态输出端可以并接。

反偏最小电流和电压的关系
32)计算差模输出电阻时仅需考虑输出端的连接方式是单端还是双端。 33)在晶体三极管的三种组态中,既可放大电压也可放大电流的是共射组态,只能放大电压的是共基组态,只能放大电流的是共集组态。 34)由晶体三极管放大电路的直流通路不可以判断晶体三极管的工作组态。 35)一般来说,源电压增益将小于电压增益。 36)纯阻...

线与是什么
顺便提示如果不是 OC 或 OD 芯片的输出端是不可以连在一起的, 总线 BUS 上的双向输出端连在一起是有管理的, 同时只能有一个作输出, 而其他是高阻态只能输入.三.什么是推挽结构 一般是指两个三极管分别受两互补信号的控制,总是在一个三极管导通的时候另一个截止.要实现线与需要用OC(open ...

请问,如果在一个大型的电路中,有CMOS电路和TTL电路,必须注意哪些...
TTL:Transistor-Transistor Logic,即逻辑门电路CMOS:Complementary Metal Oxide Semiconductor指互补金属氧化物(PMOS管和NMOS管)共同构成的互补型MOS集成电路肯定可以互连,都可以用于数字集成电路。使用CMOS集成电路需注意的几个问题 集成电路按晶体管的性质分为TTL和CMOS两大类,TTL以速度见长,CMOS以功耗低而...

具有推拉式输出级的ttl电路不可以将输出端并联使用
推拉式输出级就是图腾柱输出.OC、OD 只是三极管与场效应管的差别,道理是一样的.三态门可以把输出级的上、下管同时关闭,输出端是高阻状态,所以也可以并联.

cmos和ttl电路的输出状态
CMOS(互补金属氧化物半导体)和TTL(晶体管-晶体管逻辑)电路是逻辑门家族的两个常见类型。它们的输出状态可以有以下特点:1. CMOS 输出状态:- 高电平(HIGH):当CMOS输出处于高电平时,输出电压接近供电电压(Vcc);通常为接近Vcc的正电压。- 低电平(LOW):当CMOS输出处于低电平时,输出电压接近...

数字集成电路:CMOS反相器(一)静态特性
反相器,从字面上理解,其在逻辑上起到的是取反的作用。在CMOS集成电路中,反相器由两个互补的晶体管NMOS和PMOS组成,是数字逻辑门中最基础的部分之一。理解反相器的特性,对于探究更复杂的数字逻辑电路至关重要。本节将重点介绍CMOS反相器的静态特性。CMOS反相器的直流特性,又称电压转移特性,是指...

相似回答