如图所示:
Y1=(A'B')*C'D+(A'B)*C'D'+(AB')*C'D'+(AB)*CD。
Y2=(A'B')*CD'+(A'B)*0+(AB)'*1+(AB)*1。
在所有参数中的任意一个逻辑值为真时即返回TRUE(真)。
语法表示为:OR(logical1,logical2,...)。参数Logical1,logical2,...是需要进行检验的1至30个逻辑表达式,其结论分别为TRUE或FALSE。
如果数组或引用的参数包含文本、数字或空白单元格,它们将被忽略。如果指定的区域中不包含逻辑值,OR函数将返回错误#VALUE!。
实例:如果A1=6、A2=8,则公式“=OR(A1+A2>A2,A1=A2)”返回TRUE;而公式“=OR(A1>A2,A1=A2)”返回FALSE。
扩展资料:
布尔表达式为:
F=A⊙B= A⊕B B
符号“⊙”表示同或运算,即两个输入变量值相同时F=1。
工程应用中,同或运算用同或门电路来实现,它等价于异或门输出加非门。
小结:在基本逻辑运算中,与、或、非三种运算是最本质的,其他逻辑运算是其中两种或三种的组合。
参考资料来源:百度百科-逻辑函数
用 4 选 1 数据选择器 74LS153 和门电路实现逻辑函数:
F(ABCD)= m(1,2,4,9,10,11,12,14,15)。
采用降维图法进行设计。
用4选1数据选择器74LS153加必要的门电路实现逻辑函数
Y2=(A'B')*CD'+(A'B)*0+(AB)'*1+(AB)*1。在所有参数中的任意一个逻辑值为真时即返回TRUE(真)。语法表示为:OR(logical1,logical2,...)。参数Logical1,logical2,...是需要进行检验的1至30个逻辑表达式,其结论分别为TRUE或FALSE。如果数组或引用的参数包含文本、数字或空白单元格,...
试用4选1数据选择器74LS153实现逻辑函数F=A非B+BC
=a'bc+ab'c+a'b'c+abc'+ab'c'+abc abc为数据选择位。以上计算结果转换过来就是:m1,m3,m4,m5,m6,m7。因此所对应的d1,d3,d4,d5,d6,d7都应接1,而其余接0,便可满足y端输出daoa'bc+b'c+ac'+a要求的。
试用4选1数据选择器74LS153实现逻辑函数如图
A1接A,A2接B,D3接C,D1接高电平,C加个非门后接D0和D2。
用双4选1数据选择器74LS153和与非门实现1位全减器,要有真值表和电路图...
用双4选1数据选择器74LS153和与非门实现1位全减器,要有真值表和电路图 1位全减器真值表 逻辑函数,写成最小项表达式 Y=m1+m2+m4+m7 Cy=m1+m2+m3+m7 逻辑图如下,也是仿真图
试用4选1数据选择器74LS153实现逻辑函数F=A非B+BC
逻辑函数中有三个输入变量ABC,那就应该有8个最小项,需要有8个数据输入端。而4选1的数据选择器只是4个数据输入端,所以,要用两个4选1的数据选择器级联,变成8选1的数据选择器就可以了。采纳后给逻辑图。
74LS153是用什么实现函数功能的?
74LS153是一种4-选-1多路数据选择器,它有两个数据输入端A、B,一个使能端G,以及一个输出端Y。它的逻辑功能为:当G为低电平时,根据A、B的输入状态,将其中一个数据输入端的信号输出到Y端;当G为高电平时,无论A、B的输入状态如何,Y端输出高电平。要实现函数 F=m(0,3,4,5,7),我们...
用数据选择器74ls153和门电路设计1位二进制全减器电路
1位二进制全减法器电路由数据选择器74ls153和门电路实现,需要真值表和电路图。逻辑函数,写成最小项表达式:Y=m1+m2+m4+m7 Cy=m1+m2+m3+m7 1位二进制全减器电路真值表和逻辑图,也就是模拟图如下。
用4选1数据选择器74ls153实现三输入变量的奇偶校验电路.当三个输入端...
在数据选择器中,通常用地址输入信号来完成挑选数据的任务。如一个4选1的数据选择器,应有2个地址输入端。共有2z=4种不同的组合,每一种组合可选择对应的一路输入数据输出。同理对一个8选1的数据选择器,应有3个地址输入端。此外数据选择器还广泛用于产生任意一种组合逻辑函数。在图示电路中,若将Y...
74ls153的逻辑功能是什么?
74ls153的逻辑功能是实现数据选择功能,即把多路数据中的某一路数据传送到公共数据线上,其作用相当于多个输入的单刀多掷开关。74ls153是双4选一数据选择器。这种单片数据选择器\/复工器的每一部分都有倒相器和驱动器,以使与或非门可以对完全互补的,在片的二进制译码数据进行选择。两个4线部分各有...
用数据选择器74LS153实现逻辑函数F=
F=A'B'C+AB*1