TTL反相器中,当输入为低电平时,比如Ui=Uil=0.3v,VT1的发射极导通,并且VT1的基极电位的电位被钳制在1v,到这里我能理解,
但后面书上说这个值不足使VT2的发射极导通,VT1的集电极回路电阻是R2和VT2的bc结反向电阻之和,阻值非常大,因而VT1工作在深度饱和状态,
且集电极电流很小,在定量计算时可忽略不计,这几句话太难理解了,谁能给我个很好的解释?最好给我详细的理解的过程。
我怎么看不懂四楼说的,三极管是否饱和导通为什么和集电极电流有关?
参考资料:http://wenku.baidu.com/view/69366119227916888486d7ea.html
关于TTL反相器的问题,懂数电的进
对于数字IC来说,就像你所说,VT2反向BC结电阻是非常大的,例如100M,那么IC只要达到0.05uA早就深度饱和了。这个电流相对对于以几个uA级计算的IC来说,是基本可以忽略的。
TTL反相器典型电路的疑问。
云里雾里的这么简单的问题搞复杂了。T1就是起A入信号的隔离(使A不需输入太大电流不苛求前面的接口能力要求)T1的集电极与A信号相同,A高,T2导通,T5也导通,Y由T5拉下到地电位为低;A低,T2截止,T5也截止,T4由R2使发射极(Y)跟随至VCC-0.7(T4的VBE),Y为高 ...
请教网友关于电子技术中的TTL反相器电路工作原理
提问的网友需要注意的是,这部分电路是从整个电路中抽出来的,只要一个5V电源供电就可以,其他加的都是信号电压。当提到V1处给高电平时你可以视作V1处接了一个5V电压,低电平时可视作V1接地(或接0.3V)。T1为NPN管子,当V1给高电平时,T1截止,5V电压通过电阻R1经过T1,T2,T5入地,T2,T5饱...
关于TTL反相器的三极管饱和导通的问题
CE间电压均是按照0.2算的,因为TTL均工作在小电流状态。VBE不加Vce是因为Vce可以向后级索取。
大学数电基础,关于TTL反相器电路这个电路为什么IL的绝对值增加后...
因为这个电路的一一边绝对值增加,后面一边肯定是会减少的,因为他们是绝对相呼应的【摘要】大学数电基础,关于TTL反相器电路这个电路为什么IL的绝对值增加后,VOH会减少?【提问】因为这个电路的一一边绝对值增加,后面一边肯定是会减少的,因为他们是绝对相呼应的【回答】
如图所示,数电TTL反相器当输入端为高电位V1H=3.4V时,书上说T4管会截止...
T2是饱和导通,其Vce≤0.3V,因此T4的基极对地电位≤1V,你还认为T4是导通的吗?
什么叫TTL输出?
你就明白了。因为TTL门的输入是从射极输入,如果悬空,输入端的那个三极管是截止的,这和输入高电平(即1)的情况是一样的,也就相当于输入1。你看一下TTL反相器的内部电路就知道了。如图,这是TTL反相器的内部结构,你可以看到输入端确实是射极输入的,建议你看一下数电中关于门电路章节的知识 ...
数电经典面试题88问(二)
TTL门电路悬空时相当于高电平,外接大电阻接地时相当于低电平。TTL与非门在不同电压状态下的电压钳制特性也有所不同。OD门为漏极开路门电路,需外接上拉电阻和电源使用。开漏电路具有驱动能力提升、减少内部驱动、形成与逻辑关系以及适应不同电源电压等特性。74HC系列芯片的多余引脚处理方法:对于不使用...
protel元件识别,懂得帮帮忙
很简单,这是反相器。你该好好看看数电的课本了!现在的反相器一般都是集成芯片。比如有的内含8个子反相器,每个子反相器会有2个引脚,再加上一个接地引脚和一个高电位引脚,最后总引脚数会有18个引脚。懂了?
为什么TTl门电路的输入端悬空时相当于逻辑1
因为悬空时可以看作是输入端接一个无穷大的电阻,当输入电阻大于IKΩ时,输入电平就变为阈值电压UTH即为高电平,所以相当于逻辑1。数字电路中,把电压的高低用逻辑电平来表示。逻辑电平包括高电平和低电平这两种。在TTL门电路中,把大于3.5伏的电压规定为逻辑高电平,用数字1表示;把电压小于0.3伏的...