组合逻辑电路中为什么TTL与非门电路的输入端悬空时,相当于高电平输入?

课本

在实际电路中,与非门和空闲与非门的输入引脚应连接到高电平(即通过电阻连接到电源的正电压)。

进入数字门电路章节。首先,TTL与非门的两个输入端是一个带有两个发射器的三极管,并且悬浮端子a的电平被另一个输入端子B钳制,因为它们具有相同的基极C,电压为B+0.7,a=C-0.7=B;y=(AB)'=(BB)'=B'=(1b)'=B';因此,所选择的零端子相当于连接到高电平。

一般来说,我们在制作电路板时用锡来固定无用的脚,而不是把脚连到电路上,也就是说,把脚放在空气中。

扩展资料:

TTL电平信号是计算机控制设备内部数据传输的理想信号。首先,由计算机处理器控制的设备内部的数据传输不需要高电源和低热损耗。另外,TTL电平信号直接与集成电路相连,无需昂贵的线路驱动和接收电路。

此外,在计算机处理器控制的设备内部进行高速数据传输,TTL接口的操作可以满足这一要求。在大多数情况下,TTL通信采用并行数据传输,不适合10英尺以上的距离。

这是由于可靠性和成本。由于并联界面的相位和不对称问题,影响了系统的可靠性。

在数字电路中,TTL电子元件构成了电路中使用的电平。电平为电压范围,规定输出高电平大于2.4V,输出低电平小于0.4V。在室温下,一般输出高电平为3.5V,输出低电平为0.2V。最小输入高电平和低电平:输入高电平>=2.0V,输入低电平<=0.8V,噪声容限为0.4V。

参考资料来源:百度百科-TTL电平

温馨提示:内容为网友见解,仅供参考
第1个回答  推荐于2018-02-24
TTL与非门电路的输入端是三极管的形式,输入端是发射极,在输入端的PN结上,有电阻在内部和电源端VDD连接,所以悬空时,VDD通过电阻和PN接,使得TTL与非门电路的输入端为高电平。本回答被网友采纳
第2个回答  推荐于2017-05-18
从原理图上看,如TTL与非门的输入端是NPN 三极管的发射极,三极管的基极有电阻接电源VCC,
当三极管的输入端悬空时,三极管的基极到发射极无电流,三极管截止,通过放大反相使得输出为低电平。所以输入端悬空相当于逻辑高电平。实际电路中TTL与非门输入端可以悬空
第3个回答  2022-10-02

为什么 TTL 与非门输入端悬空相当于接高电平?

你这问题,就好比:为什么方向盘向左转,汽车就左转弯?

这事,并不奇怪。

输入电路上电后,输入部分工作正常,应该有所表现。

你说吧:怎么表现,用低电平吗?

如果是低电平,那么,这和“没有上电”,有区别吗?

因此,上电后,就应该出现高电平。

--------------------------

如果此时,输入端悬空,这就是“无信号”状态。

在没有输入信号时,还要表现出“输入电路已经上电,在工作正常”,

就应该用高电平,才能正确表示。

--------------------------

如果,在输入端,接的是某种传感器。

传感器,送来了报警信号,这信号,就应该是低电平。

--------------------------

悬空相当于 1,这肯定是正确的逻辑关系。

TTL 门电路内部,必须按照这种关系来设计。

--------------------------

有些人,是从现成的内部电路分析,才得出 1!

从结果,推导出原因,你们的思路,显然是错误的。

这些人,根本就不懂电路设计。

本回答被网友采纳

组合逻辑电路中为什么TTL与非门电路的输入端悬空时,相当于高电平输入...
在实际电路中,与非门和空闲与非门的输入引脚应连接到高电平(即通过电阻连接到电源的正电压)。进入数字门电路章节。首先,TTL与非门的两个输入端是一个带有两个发射器的三极管,并且悬浮端子a的电平被另一个输入端子B钳制,因为它们具有相同的基极C,电压为B+0.7,a=C-0.7=B;y=(AB)'...

为什么TTL与非门输入端悬空相当于逻辑1电平?
TTL与非门悬空时相当于逻辑1电平,也就是相当于输入为高电平。因为TTL器件是三极管电流放大器件组成的电路,与非门的输入是三极管NPN结构的发射极,三极管的基极通过电阻和电源正连接,所以悬空时有电源电压通过电阻和PN结使输入为高电平电位。CMOS器件不能这样处理,CMOS是电压放大器件,输入不能悬空。

ttl与非门输入端悬空相当于输入什么电平
TTL与非门输入端悬空相当于输入高电平。首先,我们来理解TTL(晶体管-晶体管逻辑)门电路的基本特性。TTL门电路是一种常见的数字逻辑电路,其输入和输出都是基于一定的电压水平来判定逻辑状态的。在TTL逻辑中,通常将电压水平分为高电平(逻辑“1”)和低电平(逻辑“0”)。当TTL...

!TTL与非门悬空相当于输入什么电平,为什么?
TTL与非门输入端悬空相当于输入高电平.因为此时输入端没电流流出,发射极电位等同与基极电位,为高电平.但CMOS非门输入端不可悬空!否则无法工作原因是内部场效应管无法取得合理的偏置.

为什么TTL与非门输入悬空相当于输入高电平?
1.与非门 T1为多发射极管.可等效为两个三极管. 其工作原理可从两方面分析: (2) 输入有...如果输入全悬空,输出为低电平.因此输入悬空等效为输入高电平. 2.或非门...VDD增加相当于T2的VGS增加 T2工作在可变电阻区,有较小的导通电阻...参考资料:http:\/\/www.baidu.com ...

ttl与非门的输入端悬空相当于什么电平
ttl与非门的输入端悬空相当于高电平。ttl电平信号对于计算机处理器控制的设备内部的数据传输是很理想的,首先计算机处理器控制的设备内部的数据传输对于电源的要求不高以及热损耗也较低,另外TTL电平信号直接与集成电路连接而不需要价格昂贵的线路驱动器以及接收器电路;再者,计算机处理器控制的设备内部的数据...

对于TTL门电路,输入端悬空相当于什么电平?多余的输入端,在实际连接中应...
对于TTL与非门,输入端悬空实际上是相当于接到了一个高电平。这是由于其内部结构决定的:两个输入端共享一个基极,一个输入端(A)的电位会受到另一个输入端(B)的控制,当A端悬空时,其电平会跟随B端,因为A=C-0.7=B,所以悬空状态相当于B+0.7的高电平状态。值得注意的是,TTL门电路的工作...

为什么TTL电路中,悬空时输入端为高电平?
因为悬空时可以看作是输入端接一个无穷大的电阻,当输入电阻大于IKΩ时,输入电平就变为阈值电压UTH即为高电平,所以相当于逻辑1。数字电路中,把电压的高低用逻辑电平来表示。逻辑电平包括高电平和低电平这两种。在TTL门电路中,把大于3.5伏的电压规定为逻辑高电平,用数字1表示;把电压小于0.3伏的...

TTL与非门的输入端全部同时悬空时输出为什么电平?
TTL输入端悬空的效果跟输入高电平的情况相同,如果输入低电平的话,无论其他输入是低还是高,都无意义。因为它们与非结果都为1。所以当输入为高或悬空的时候,与非门才有意义。注意:CMOS与非门没有悬空状态。当三极管的输入端悬空时,三极管的基极到发射极无电流,三极管截止,通过放大反相使得输出为低电平...

为什么TTl门电路的输入端悬空时相当于逻辑1
在TTL门电路中,当输入端被悬空时,其表现如同连接了一个无限大的电阻。这个特性使得当外部电阻大于1千欧姆(IKΩ)时,输入电平会上升至阈值电压UTH,即被识别为逻辑高电平,对应于数字1。TTL电路采用逻辑电平来表示电压状态,高电平定义为大于3.5伏,低电平为小于0.3伏。对于TTL门电路的多余输入端...

相似回答