altium designer (Protel DXP)中,位于不同高度的元器件重叠放置出现空间干涉,如何解决?

我的板子上需要在顶层重叠放置两层元件,一个是由主板上的排针和铜柱连接固定、位于主板上方一定高度的小电路板,其他的贴片元件位于这块悬浮的电路板下方的主板上。画PCB的时候,自然就报出这些元件空间上相互干涉了。我想知道应该怎样解决这个问题,在制作封装的时候只找到了关于元器件总体高度的设置,没有看到关于器件悬浮高度的设置。希望有高手能帮我解决这个问题。
  类似于“在规则设置里面把ComponentClearance忽略掉”这样的建议就不要提了,我还是希望在其他地方出错的时候得到警告的。因为在这条规则中看到有“最小垂直间隙”这一项,所以我认为软件应该支持悬浮的器件。
刚发现在优先选项-PCB Editor-Default-Component Body中有一个“平衡高度”的设置。可能跟我遇到的问题有关。不知道能不能对单个元件设置这一参数,使得下方的空间可以放置其他元件。

这个是可以设置的,就在ComponentClearance里,你看上方有NAME,THE FIRST OBJECT MATCHES这些设置,首先你要先建立一个总体规则,就是基本器件满足的规则,然后建立一个新的规则,当然名称和之前的不能一样,然后在,advanced里选择你要筛选的内容,可以是器件,连接线名称,甚至板层,设置完毕后就可以了。AD的规则设定非常多,也非常随意,你可以自己动手试试
温馨提示:内容为网友见解,仅供参考
第1个回答  2012-06-14
大家都搞错了吧?
你这不是元件重叠问题,而是两块PCB,能叠在一起画吗?
既然是两块板,分开画就是了,做拼板在一起也行追问

没错,是两块PCB,但我只画下面那块,上面那块是一个现成嵌入式的模块,通过排针插在下面那块板上,同时四个角还需要螺钉固定。所以我给嵌入式模块制作的封装就有整个模块那么大,这就使得原来下面那块板上的元件和嵌入式模块的封装干涉了。所以我想知道怎么解决这个干涉的问题。如果不理会确实也可以,只是检查错误时会出现很多没用的警告。

追答

将这个嵌入式模块的封装定好位后打散Tools_Convert_Explode component to Free ...,焊盘及丝印都存在(如果需要画完板再放回一个在原处就可以)

追问

嗯,你这个方式确实是目前我找到的最好的方法了。刚刚补充了一下问题,如果还没人能给出合适的答案的话,分就给你啦。谢谢。

本回答被提问者采纳

altium designer (Protel DXP)中,位于不同高度的元器件重叠放置出现空 ...
这个是可以设置的,就在ComponentClearance里,你看上方有NAME,THE FIRST OBJECT MATCHES这些设置,首先你要先建立一个总体规则,就是基本器件满足的规则,然后建立一个新的规则,当然名称和之前的不能一样,然后在,advanced里选择你要筛选的内容,可以是器件,连接线名称,甚至板层,设置完毕后就可以了。

相似回答