如何用74LS192和74LS191做24进制计数器?(两个都要用到)

可以的话能不能画一下逻辑电路图QAQ
是两个元器件都要用到啊

将两个74LS191采用并行或串行进位方式连接成16*16进制的计数器(类似的方法在《数字电子技术基础》264页),然后将其看成一个16*16进制的计数器,将Q4和Q3接在同一个与非门上,再范乏顿何塥蛊舵坍罚开将与非门输出端接在RD的非上。
温馨提示:内容为网友见解,仅供参考
无其他回答

用74LS192或74HC192构成的二十四进制加法计数器怎么设计?
74LS192、74HC192是递增递减十进制计算器,连接成24进制即可,也可以按照3三进制和八进制分频器设计,详细可参考74LS192手册及分频器设计手册,见附图

计数器74ls192是如何接成24进制加计数器的?
在proteus中,各个元件名为:计数器:74ls192,与非门:74ls00,七段数码管:7seg-bcd,··前面为低位,后面为高位,上面实现是24进制加计数器,下面的图为24进制减计数器。

如何用74LS192设置模24的计数器?很急,帮帮忙,如果有电路图就更好了...
要用两块带并行输入的BCD码计数器74LS192芯片,一块8位数比较器74LS682,两块BCD七段译码器,两个数码管,一块与非门74LS00,两个开关,一个置数,另一个加或减计数切换.四个BCD码拨码开关,脉冲发生电路用555做做,另外还需要一些电阻电容等元件.---思路是这样的,用555做时钟信号发生器,通过选择开关...

设计一个24进制计数器,有可逆功能
24进制减法计数器可采用:2片 同步可逆计数器(74LS192)构成。在借位时需要使用同步置数(如24)。这样的方案可以吗?

用74LS192设计一个模24减计数 设计要求:1 为显示直观 加上译码显示驱动...
---要用两块带并行输入的BCD码计数器74LS192芯片,一块8位数比较器74LS682,两块BCD七段译码器,两个数码管,一块与非门74LS00,两个开关,一个置数,另一个加或减计数切换.四个BCD码拨码开关,脉冲发生电路用555做做,另外还需要一些电阻电容等元件.---思路是这样的,用555做时钟信号发生器,通过选择...

用数电知识来做,大约是74ls191或者192来做,在有输入的情况下,每次脉冲...
见下图

74LS90芯片做二十四进制的时计数器原理
两片74LS90都设置成五进制,构成25进制计数器,然后遇24清零。假设两片74LS90是左右摆放,左边设为片1,右边为片2。片1的CPB连接片2的片1的QB与QD与后的结果;片1的QC连接其R0和片2的R0;片2的QD连接其R1端和片1的R1端。其余四个S脚都接零。

...利用74ls191和74ls47做一个十进制的计数器,怎么接?
用作十进制计数需要加别的电路才能完成,建议改为74LS192,是十进制可逆可预置计数器,管脚功能只有第4、5脚有一点区别,其它一样。具体电路见图,\/LOAD为装载计数初始值引脚,要求不严格可以不接,但我们测试有的时候不正常。如果你一定要用74LS191来完成的话再追问,电路要复杂一些。希望能帮到你!

用74LS161 设计一个24进制计数器的电路图
看图所示

用两片74LS90设计24进制计数器,用数码显示输出,求图
74LS90就是十进制计数器,可以做十位,个位计数器。而要解决是问题是个位向十位进位,逢24回零,实现24进制计数,最大数是23。逻辑图即仿真图如下:

相似回答