用两片74ls290设计24进制计数器,还带上电路图

如题所述

74LS90就是十进制计数器,可以做十位,个位计数器。而要解决是问题是个位向十位进位,逢24回零,实现24进制计数,最大数是23。

一片74LS290计数规律是满十就清零,这样就构成了10进制的计数器,一片74LS290满六就清零,这样就构成了6进制的计数器。

当十进制计数器满十以后,输出一个信号给六进制计数器。当六进制计数器满六的时候,两片同时清零。这样就是一个六十进制的计数器了。

扩展资料:

1、如果按照计数器中的触发器是否同时翻转分类,可将计数器分为同步计数器和异步计数器两种。

2、如果按照计数过程中数字增减分类,又可将计数器分为加法计数器、减法计数器和可逆计数器,随时钟信号不断增加的为加法计数器,不断减少的为减法计数器,可增可减的叫做可逆计数器。

另外还有很多种分类不一一列举,但是最常用的是第一种分类,因为这种分类可以使人一目了然,知道这个计数器到底是什么触发方式,以便于设计者进行电路的设计。

参考资料来源:百度百科-计数器

温馨提示:内容为网友见解,仅供参考
无其他回答

用两片74ls290设计24进制计数器,还带上电路图
74LS90就是十进制计数器,可以做十位,个位计数器。而要解决是问题是个位向十位进位,逢24回零,实现24进制计数,最大数是23。一片74LS290计数规律是满十就清零,这样就构成了10进制的计数器,一片74LS290满六就清零,这样就构成了6进制的计数器。当十进制计数器满十以后,输出一个信号给六进制...

跪求数字电子钟逻辑电路设计
秒、分、时分别为60、60和24进制计数器。用两片74LS290做一个二十四进制, 输入计数脉冲CP加在CLKA’端,把QA与与CPLB’从外部连接起来,电路将对CP按照8421BCD码进行异步加法计数。通过反馈端,控制清零端清零,其中个位接成二进制形式,十位接成四进制形式。其电路图如下:同理利用两片74290组成的...

用290设计一个24进制的计数器的原理
用290设计一个24进制的计数器的原理如下。先将两芯片均接成十进制计数器,连接成100进制计数器,再借助74LS290的异步清零功能。用反馈清零法将片1的Qc和片2的QB分别接至两芯片的RQ1和RQ2端,在第24个计数脉冲作用后、计数器输出为00100100状态。片2,的QB与片(1)的QC同时为1,使计数器立即返回...

2个74ls192和一个74ls00怎么构成24进制计数器(有原理图)
在proteus中,各个元件名为:计数器:74ls192,与非门:74ls00,七段数码管:7seg-bcd,··前面为低位,后面为高位,上面实现是24进制加计数器,下面的图为24进制减计数器。

用74Ls290设计24进制计数器 要求是24进制为0-23的顺序
2012-12-03 有谁知道用74ls290构成的24进制计数器中0010010... 3 2012-11-23 用两片74ls290设计24进制计数器,还带上电路图 54 2016-07-05 试用74LS290构成九进制计数器 2013-08-17 用两片74ls290设计24进制计数器,还带上电路图 2013-08-19 用74LS290设计一个六进制计数器 25 2012-12-15...

74LS90芯片做二十四进制的时计数器原理
两片74LS90都设置成五进制,构成25进制计数器,然后遇24清零。假设两片74LS90是左右摆放,左边设为片1,右边为片2。片1的CPB连接片2的片1的QB与QD与后的结果;片1的QC连接其R0和片2的R0;片2的QD连接其R1端和片1的R1端。其余四个S脚都接零。

用74LS390设计M=24计数器
这种双单片电路有八个主从触发器和附加门,以构成两个独立的4位计数器,可以实现等于2分频、5分频乃至100分频的任何累加倍数的周期长度。当连成二一五进制计数器时,可以用独立的2分频电路在最后输出级形成对称波形(矩形波)。每个计数器又有一个清除输入和一个时钟输入。由于每个计数级都有并行输出,...

如何用74LS192设置模24的计数器?很急,帮帮忙,如果有电路图就更好了
要用两块带并行输入的BCD码计数器74LS192芯片,一块8位数比较器74LS682,两块BCD七段译码器,两个数码管,一块与非门74LS00,两个开关,一个置数,另一个加或减计数切换.四个BCD码拨码开关,脉冲发生电路用555做做,另外还需要一些电阻电容等元件.---思路是这样的,用555做时钟信号发生器,通过选择开关...

有谁知道用74ls290构成的24进制计数器中00100100的代码是怎么来的_百...
24进制意思是在24的时候其实应该进位1本位为0 楼主如果按照0脚接CP1那这个就是8421的计算法就是十进制24 如果按照3脚接CP0那就是5421的计算法也是十进制24

求741LS160分频级联电路图
用74LS160并行置零法设计24进制计数器的电路图如图所示。此电路的工作原理:先假设两芯片的置零输入端为1,则个位芯片由于计数控制端ENP=ENT=1,故该芯片始终处于计数状态;而十位芯片的ENP、ENT连接的是个位芯片的进位控制端RCO,只有当个位芯片的计数状态Q3Q2Q1Q0为1001时,RCO才为1.十位芯片才能...

相似回答
大家正在搜