74LS279为什么1脚3脚输入高,4角应该输出高却输出低?

如题所述

74LS279是R-S触发器,1~4为一个触发器,有两个置位输入端2和3脚,1脚和3脚输入高,并不能确定4脚的状态,要看2脚状态,2脚输入低电平,4脚输出为高电平,被置位。而2脚也是高电平,4脚为原状态,也不确定就是高电平。如下引脚图。

温馨提示:内容为网友见解,仅供参考
无其他回答

74LS279为什么1脚3脚输入高,4角应该输出高却输出低?
74LS279是R-S触发器,1~4为一个触发器,有两个置位输入端2和3脚,1脚和3脚输入高,并不能确定4脚的状态,要看2脚状态,2脚输入低电平,4脚输出为高电平,被置位。而2脚也是高电平,4脚为原状态,也不确定就是高电平。如下引脚图。

74ls279的工作原理是什么
74LS279就是4R-S触发器,每片上有四路R-S触发器。每路R-S触发器有R和S两个输入和一个输出端Q。当S输入低电平(0)时,输出Q为低电平(0);当S输入高电平(1)时,如果R输入低电平(0),则Q为高电平(1);当S输入高电平(1)时,如果R输入低电平(1),则Q保持不变。如下图——...

74ls279管脚图及作用?
74ls279的管脚图如下图所示 74ls279为四个\/R-\/S 锁存器,共有 54\/74279 和 54\/74LS279 两种线路结构型式,四个锁存器中有 2 个具有 2 个置位端(\/SA,\/SB)。当\/S 为低电平,\/R 为高电平时,输出端 Q 为高电平。当\/S 为高电平,\/R 为低电平时,Q 为低电平。当\/S 和\/R 均...

74LS279芯片的逻辑电路和引脚分布
特性:LS279为四个R-S锁存器,其主要电特性的典型植如右: tpd PD 12ns 19mW 四个锁存器中有两个具有置位端(SA,SB)。当S为低电平、R为高电平时,输出端(Q)为高电平。当S为高电平、R为低电平时,Q为低电平。当S和R均为高电平时,Q被锁在已建立的电平。当S和R均为低电平时,Q...

74LS279的工作
74LS279是一款集成的四路R-S触发器,每个触发器单元由R和S输入以及一个输出端Q组成。当S输入为低电平(0)时,Q输出保持低电平(0);而当S为高电平(1)时,如果R输入为低电平(0),Q将变为高电平(1);反之,如果R也为高电平(1),Q将保持不变。这种触发器实际上包含了四个基本的R-...

74ls279的工作原理是什么
74LS279是串行输入并行输出的移位寄存器芯片。该芯片的工作原理如下:一、串行输入功能 74LS279通过串行方式接收数据。这意味着数据一位接一位地进入芯片,每次只处理一位数据。数据从芯片的特定输入端口进入,按照指定的时钟信号进行移位。二、数据存储与处理 接收到的数据在芯片内部进行存储和处理。芯片内部...

抢答器工作的原理是什么?
工作原理 抢答器由74LS148、74LS279、74LS48组成,LED显示器 开始时,当支持人按钮还未按是,CLR为0,所以输出Q1~Q4为0;放光二极管全为灭的,当主持人按钮按下时CLR为1,可以输入,谁先抢答,相应的谁的灯亮,利用74LS279和74LS148输出的是cp等于0,锁存其他的,不能使其他的输出。

数字电路设计:六人抢答器
当任一开关按下时,相应的输出为低电平,否则为高电平。 图4-1 开关阵列电路(2)触发锁存电路图3-1所示为8路触发锁存电路。图中,74HC373为8D锁存器,一开始,当所有开关均未按下时,锁存器输出全为高电平,经8输入与非门和非门后的反馈信号仍为高电平,该信号作为锁存器使能端控制信号,使锁存器处于等待接收触发...

复工器是什么器件
74LS122 TTL 可再触发单稳态多谐振荡器74LS123 TTL 双可再触发单稳态多谐振荡器74LS125 TTL 三态输出高有效四总线缓冲门74LS126 TTL 三态输出低有效四总线缓冲门74LS13 TTL 4输入端双与非施密特触发器74LS132 TTL 2输入端四与非施密特触发器74LS133 TTL 13输入端与非门74LS136 TTL 四异或门74LS138 TTL 3...

74LS系列是由什么门电路组成的
74LS121 TTL 单稳态多谐振荡器 74LS122 TTL 可再触发单稳态多谐振荡器 74LS123 TTL 双可再触发单稳态多谐振荡器 74LS125 TTL 三态输出高有效四总线缓冲门 74LS126 TTL 三态输出低有效四总线缓冲门 74LS13 TTL 4输入端双与非施密特触发器 74LS132 TTL 2输入端四与非施密特触发器 ...

相似回答