高悬赏!!! 求救数字电路3线-8线译码器74ls138的解题步骤和答案,有图。 最好步骤详细清楚…
正确秒给采纳 , 跪求大神解答~
做出 Y = ABC + A'(B + C ) 的真值表:
A B C Y LS138(Y')
0 0 0 0
0 0 1 1 Y1'
0 1 0 1 Y2'
0 1 1 1 Y3'
1 0 0 0
1 0 1 0
1 1 0 0
1 1 1 1 Y7'
LS138 输出端是低电平有效:
Y' = Y1' + Y2' + Y3' + Y7'
低电平有效的或门真值表是与门。
第二题:
F1 = A' B
F2 = AB'
F3 = (A'B + AB')'
= A⊙B ;异或非门,即同或门。
电路是数值比较器:
A <B ,F1 = 1 ;
A > B,F2 = 1 ;
A = B ,F3 = 1 。
高悬赏!!! 求救数字电路3线-8线译码器74ls138的解题步骤和答案,有图...
= A⊙B ;异或非门,即同或门。电路是数值比较器:A <B ,F1 = 1 ;A > B,F2 = 1 ;A = B ,F3 = 1 。
用3线—8线译码器(74LS138芯片).四输入与非门实现"三个开关控制一个灯...
用3线—8线译码器(74LS138芯片)四输入与非门实现三个开关控制一个灯的电路:全加器真值表:00000;00110;01010;01101;10010;10101;11001;11111。故有Si和Ci的表达式分别为:Si=A’B’C+A’BC’+AB’C’+ABC Ci=A’BC+AB’C+ABC’+ABC 故74138的连接图为:下面的地址输入端:A2...
大学数字电子技术题目 用3线-8线译码器74LS138和与非门实现下列函数...
F2=A非BC+B非C非=A`BC+AB`C`+A`B`C`=∑m(0,3,4)组成电路见附图:
关于数字电路3线—8线译码器的问题
这个电路应该很简单,不用画真值表,要不然反而走了弯路。 三位二进制输入代码译码后为0-8,其中能被5整除的只有0和5。当没有代码输入时,74LS138的8个输出端都呈现高电平。你可以把74LS138输出端的0、5脚接到一个2输入与非门,74LS138输出的其它引脚悬空,与非门输出端的电平就可以达到你的要求了。 希望这能帮到...
用三片3线-8线74ls138组成5线-24线译码器
用三片3线-8线74ls138组成5线-24线译码器,74LS138有三条选择输入线既 A,B,C.片脚为脚1,脚2,脚3.把三片74LS138的A,B,C,分别并联在一起,既每条线上连有3个A,3个B,3个C.这样,占去了5条线的3条.还剩两条线,用于控制三片74LS138的使能输入.使能控制有3个脚,叫为 G1,G2A,G2B.74LS138集成块,6脚...
怎么把两片3线-8线译码器CT74138扩展成4线-16线译码器
推荐于2017-12-16 14:40:45 最佳答案 将其中一个E1端接一个非门在于另一个的E1端通过一个与门接在一起作为一个输入端即变成了四线的其中之一。 本回答由网友推荐 举报| 答案纠错 | 评论 1 3 刘海根是也 采纳率:33% 擅长: 物理学 其他回答 通用的138两片连接成4-16线译码器 这样的图多的去了...
选用2764 EPROM 存储芯片,设计一个64KB的程序存储器,写出设计步骤…
如图2-1所示: 第三章 微机数控系统硬件电路设计 3.1微机数控系统硬件电路总体方案设计 本系统选用8031CPU作为数控系统的中央处理机。外接一片2764EPROM,作为监控程序的程序存储器和存放常用零件的加工程序。再选用一片6264RAM用于存放需要随机修改的零件程序、工作参数。采用译码法对扩展芯片进行寻址,采用74LS138译码器...
如何将两个3-8线译码器扩散成一个4-16线译码器
我有更好的答案推荐于2017-12-15 08:40:28 最佳答案 这个很简单的.我的想法是这样的.设两个3-8线译码器分别为译码器Y1和Y.Y1控制端分别为C1,B1,A1,Y控制端分别为C,B,A,接下来就扩展了.. M3 M2 M1 M0C1 B1 A1 C B A0 0 0 0 0 00 0 0 0 0 1 ...0 0 1 0 0 0O O 1 O O ...
74LS00的空载导通电流Iccl
Vcc端采样电阻100Ω 实测约2.65mA
关于数字电路3线—8线译码器的问题
这个电路应该很简单,不用画真值表,要不然反而走了弯路。三位二进制输入代码译码后为0-8,其中能被5整除的只有0和5。当没有代码输入时,74LS138的8个输出端都呈现高电平。你可以把74LS138输出端的0、5脚接到一个2输入与非门,74LS138输出的其它引脚悬空,与非门输出端的电平就可以达到你的要求了。...