我的stc89c52与pc机串口通讯,是异步通信,请问要做到传输准确率高,速度快,那需要加个上拉电阻吗?在io脚上加个上啦电阻或下拉电阻有啥作用
c52的io脚加上拉电阻是为了提速还是提高数据的准确率?
情况一:加上拉电阻是为了提高引脚的驱动能力,因为C52单片机的拉电流能力很弱,所以加上拉电阻用灌电流来驱动器件.情况二:例如在IIC通讯中,因为IO口必须要是开漏输出口,而开漏输出口是不能输出高电平的,因此必须要加上拉电阻.异步通讯不用加上拉电阻.你所说的为了提速,提高数据准确率,是这样的在IIC总...
51单片机中P0口作I\/O使用时,为什么要在外部接上拉电阻
单片机每个IO口的输入输出电流十分有限,超过的话会烧坏芯片。加上上拉电阻,可起到限制电流、稳定IO口高地位状态的作用。当P0口接VCC,有上拉电阻限制电流输入单片机,实际上是提高了单片机IO口的驱动能力,就是根据输入电压,设计一个合理的上拉电阻,提高了单片机控制更高电压\/电源等器件工作的能力。另...
电路中为什么要加上拉电阻呢
2、OC门电路必须加上拉电阻,以提高输出的搞电平值。3、为加大输出引脚的驱动能力,有的单片机管脚上也常使用上拉电阻。4、在COMS芯片上,为了防止静电造成损坏,不用的管脚不能悬空,一般接上拉电阻产生降低输入阻抗,提供泄荷通路。5、芯片的管脚加上拉电阻来提高输出电平,从而提高芯片输入信号的噪声...
求上拉电阻和下拉电阻的画法及其解释
上拉电阻:一般应用于OC输出电路,比如P0口设定为输入\/输出时,如果没有上拉电阻,当向P0口写入FFH时,P0口依然不能输出高电平,此时P0处于悬空状态,当接有上拉电阻时会输出FFH。下拉电阻:有时候是为了加快信号的反映速度,有时候是为了固定电平状态或抗干扰。拉电流:当此点输出为高电平时,此点可...
怎么区分排阻是上拉的还是下拉的?
3、为加大输出引脚的驱动能力,有的单片机管脚上也常使用上拉电阻。4、在COMS芯片上,为了防止静电造成损坏,不用的管脚不能悬空,一般接上拉电阻产生降低输入阻抗,提供泄荷通路。5、芯片的管脚加上拉电阻来提高输出电平,从而提高芯片输入信号的噪声容限增强抗干扰能力。6、提高总线的抗电磁干扰能力。管...
上拉电阻是什么意思
4、在CMOS芯片上,为了防止静电造成损坏,不用的管脚不能悬空,一般接上拉电阻以降低输入阻抗, 提供泄荷通路。5、芯片的管脚加上拉电阻来提高输出电平,从而提高芯片输入信号的噪声容限,增强抗干扰能力。6、提高总线的抗电磁干扰能力,管脚悬空就比较容易接受外界的电磁干扰。7、长线传输中电阻不匹配容易...
...连接C52单片机5VI\/O口是时为什么要上拉一个电阻?那一般来说这个电阻...
说明ISD4004的引脚需要电流,而MCU的IO口提供的电流则很小,所以需要上拉电阻,一般在10K左右即可。
通过上拉电阻是如何把电位拉到高电平的?谢谢
OC门的输出级三极管截止时,输出电压就接近上拉电阻所连接的高电平电压,因为上拉电阻的阻值比截止状态下三极管C-E间的等效电阻要小得多,而各串连电阻的分压是和电阻阻值成正比的
在89C52单片机里面怎么用程序把I\/O设定为高阻态状态??
5、芯片的管脚加上拉电阻来提高输出电平,从而提高芯片输入信号的噪声容限增强抗干扰能力。6、提高总线的抗电磁干扰能力。管脚悬空就比较容易接受外界的电磁干扰。7、长线传输中电阻不匹配容易引起反射波干扰,加上下拉电阻是电阻匹配,有效的抑制反射波干扰。8、在数字电路中不用的输入脚都要接固定电平,通过1k电阻接高...
【干货】IIC通讯协议上拉电阻的选择与计算
串联电阻Rs I2C总线上的串联电阻Rs用于抑制干扰,提高可靠性。推荐值在100~200ohm之间。在噪声环境下,可适当增大以降低干扰影响。软件模拟I2C时序 处理器通过IO口模拟I2C时序,可满足一般应用需求,上拉电阻阻值可适当大一些,而无需担心数据传输结果。对于多Master应用,软件模拟方法难以实现总线控制权管理...