用两片74161和基本逻辑门构成逢十进一的二十四进制计数器 求逻辑电路图

如题所述

U1是低4位,U2是高4位。U1利用与非门反馈组成10进制计数器,U2由于最大只到2不需要组成10进制。两个计数器级联,当高4位为0010,低4位为0100(24),与非门输出低电平,两个计数器置0,构成24进制。

温馨提示:内容为网友见解,仅供参考
无其他回答

用两片74161和基本逻辑门构成逢十进一的二十四进制计数器 求逻辑...
U1是低4位,U2是高4位。U1利用与非门反馈组成10进制计数器,U2由于最大只到2不需要组成10进制。两个计数器级联,当高4位为0010,低4位为0100(24),与非门输出低电平,两个计数器置0,构成24进制。

74161构成的24进制计数器原理
二十四进制的优点在于不需要添加辅助符号(am和pm)就可以完整地表达时间,被广泛应用于大型公共交通(轨道交通、轮船、客机)和军事。二十四进制有24个基数:0、1、2、3、4、5、6、7、8、9、A(10)、B(11)、C(12)、D(13)、E(14)、F(15)、G(16)、H(17)、J(18)、K(19...

用74LS161进行二十四进制计数器的电路是怎样的
首先把个位的74LS161改成十进制计数器并产生进位信号,向十位计数器进位。再利用24产生复位信号,使十位和个位计数器复位回0,实现24进制计数。最大数是23,逻辑图即仿真图如下所示。

试用两片74LS161采用三种不同的方法设计一个24进制计数器
要设计一个24进制计数器,要用两片74LS161,分别 计十位和个位数。但是,因为74LS161是四位二进制计数器,首先要把个位的改成十进制计数器,并产生一个进位信号送到十位计数器。这要用反馈置数法。而两位合起来组成24进制计数器,就利用计数24的值产生复位信号,使两片计数器回0,这只能用反馈清...

急求用74ls161设计24进制计数器
74ls161是四位同步二进制加法计数器,可用两片74ls161级联做出24进制计数器,首先第一片作低位计数,第二片作高位计数;当时钟信号一到来时,低位计数器计数一次,一共计数16次计数器本身会自动清零重新开始计数同时会产生一个进位信号,将这个进位信号接到高位计数器的时钟信号端,这样低位计数器满16进位使高位计数器计数...

怎样用74161设计一个同步十进制计数器电路
二,同步十进制加法计数器 8421BCD码同步十进制加法计数器电路分析 三,集成同计数器 1,集成十进制同步加法计数器CT74LS160 (1)CT74LS160的引脚排列和逻辑功能示意图 图7.3.3 CT74LS160的引脚排列图和逻辑功能示意图 (2)CT74LS160的逻辑功能 ①=0时异步清零.C0=0 ②=1,=0时同步并行置数. ③==1且CPT=...

用74161构成计数器的逻辑图怎么画?
用74161构成14进制计数器,74161是四位二进制计数器,即16进制计数器。改成14进制可用清0法,利用14即1110产生清0信号,用一个3输入与非门74LS10即可。用教材上的画法画的逻辑图如下。下图是仿真图,最大数是13,数码管显示的d就是13的十六进制数。验证了逻辑图是对的。

quartus采用74161设计一个24计数器(用原理图设计),要电路图即可
把一个74161的Q3作为这一级的进位输出端,就是一个八进制计数器。二十四进制有24个基数:0、1、2、3、4、5、6、7、8、9、A(10)、B(11)、C(12)、D(13)、E(14)、F(15)、G(16)、H(17)、J(18)、K(19)、L(20)、M(21)、N(22)、P(23)(A~~P代表10~~...

怎么用74161构成计数器?
利用74161构成七进制加法计数器,最大数是6,所以,利用计数到6时,产生置数脉冲,在下一个时钟脉冲时使计数器置数0000,实现回0。逻辑图如下,也是仿真图,图中的数码管你不用画,那是为了显示仿真效果的。而反馈清零法,是利用计数器计到7时,产生一个复位信号,使计数器复位回0。但是7是看不到...

急求用74ls161和00芯片设计的十进制计数器电路图(标好管脚的)!!!明天...
我给你做好了,画了电路图的,74161的引脚它标注的和书上的不同,但是是一样的,ENP、ENT就是书上的计数使能端CEP、CET;CLK就是时钟端CP;MR为清零端CR;RCO为进位端TC;LOAD为置数端。我采用的是反馈清零法,十进制0000(十进制数0)到1001(十进制数9)的0~9的计数器。Q0和Q1端引出接了一个两输入与非门。你...

相似回答