某DRAM芯片,其存储容量为512K×8位,该芯片的地址线和数据线的数目是?

本人因为是初学者,很多东西都不会,求大侠们给小弟一个详细的解答。

芯片有10条地址线和8条数据线。

由于DRAM芯片的存储容量为512K×8位,其数据存储的最小单位为8位,即1字节。因此,数据线总共需要8位,即8条数据线,通常为D(0)~D(7)。

同时,可以知道内存的512K位,从2^19=524,288=512K,所以我们可以用19个地址的顺序来表示DRAM的地址。

然而,DRAM的内部存储单元大多采用行和行结构,即在时分复用中,地址线传输行和行信号,因此地址线的数量应该减少到10个地址线。地址值是冗余的。

DRAN的内部存储单元结构如下图所示:

扩展资料:

DRAM(动态随机存取存储器),即动态随机存取存储器。数据只能保存很短的时间。为了保存数据,DRAM使用电容存储,因此必须定期刷新数据,如果存储单元没有刷新,那么存储的信息就会丢失。(关机时会丢失数据)

DRAM的存储结构采用二维矩阵结构,将DRAM的地址数据读入两部分:行地址数据和列地址数据。

DRAM的结构和列地址行分时工作大大提高了DRAM地址行的利用率和DRAM的集成度,大大减少了DRAM引脚的数量。

温馨提示:内容为网友见解,仅供参考
第1个回答  2019-06-18

该芯片具有10条地址线和8条数据线。

由于该DRAM芯片存储容量为512K×8位,故其数据存储最小单位为8位,即一个字节,故其数据线总共需要8位数据线,即8条数据线,通常位D(0)~D(7)。

同时可知存储器的字量位512K,由2^19=524,288=512K,故此处可以使用19条地址顺序表示DRAM的地址。

但DRAM内部存储单元多采用行列结构,即地址线分时复用传输行列信号,故地址线数目应缩减为10条地址线。此时地址取值存在冗余。

DRAN内部存储单元结构如下图:

扩展资料

DRAM(Dynamic Random Access Memory),即动态随机存取存储器。 只能将数据保持很短的时间。为了保持数据,DRAM使用电容存储,所以必须隔一段时间刷新(refresh)一次,如果存储单元没有被刷新,存储的信息就会丢失。 (关机就会丢失数据)

DRAM的存储结构采用二维矩阵结构使DRAM的地址数据读入需要分为行地址数据和列地址数据两部分,通过MCU产生的信号和DRAM内部的寄存器进行配置。

DRAM的这种结构和行列地址线的分时工作极大地提高了DRAM地址线的利用率和DRAM的集成度,大大减少了DRAM的引脚数。

参考资料:DRAM_百度百科

本回答被网友采纳
第2个回答  2012-12-12
内存的地址线跟内存的容量有关,类似于有1万个人有电话,电话号码就至少得5位一样,只不过区别是电脑内部用二进制而不是十进制。内存的容量有多少,是用多少个二进制数表示,那么地址线的条数就是多少个,比如容量是4位的,用两个2进制数表述,那么地址线就是2条,8位的,用三个2进制数表示,地址线就应该是3条,这样推下来,内容容量是能用多少个二进制数表示,相当于1个二进制数的2的多少次,那么地址条数就是多少。512k应该指的是512KB,相当于4Mb(按照1比8换算),需要用22位二进制数表示,相当于2的22次,所以用22条地址线。数据线指一次传输的数据的宽度,8位的宽度应该用8根数据线。本回答被提问者和网友采纳
第3个回答  2018-01-07
因为其存储容量是512K*8位,则它的数据线为8,地址线数为19。因为2^19=512K。

某DRAM芯片,其存储容量为512K×8位,该芯片的地址线和数据线的数目...
该芯片具有10条地址线和8条数据线。由于该DRAM芯片存储容量为512K×8位,故其数据存储最小单位为8位,即一个字节,故其数据线总共需要8位数据线,即8条数据线,通常位D(0)~D(7)。同时可知存储器的字量位512K,由2^19=524,288=512K,故此处可以使用19条地址顺序表示DRAM的地址。但DRAM内部存...

某DRAM芯片,其存储容量为512×8位,问该芯片的地址线和数据线的数目分别...
存储容量为512×8,则有8条数据线;因为2^19=512k,则有19条地zd址线。512表示可以存储512×1024=2^19位数据,同时读写8位数据。因为其存储容量是512K*8位,则它的数据线为8,地址线数为219=512K。SDRAM的容量=(SDRAM的总单元数)*(位宽)=(2^24) * 32 =2^29 bit。注:我这里算的...

某DRAM芯片,其存储容量为512×8位,问该芯片的地址线和数据线的数目分别...
如果存储容量为512×8,则有8条数据线;因为2^19=512k,则有19条地址线。512表示可以存储512×1024=2^19位数据,同时读写8位数据。DRAM芯片是动态随机存取存储器,DRAM只能保存短时间的数据,需要定期刷新,DRAM要比SRAM复杂得多,因为在DRAM的数据存储过程中,存储的信息需要不断刷新,这是它们之间...

某DRAM芯片其存储容量为512K8位该芯片的地址线和数据线的数目是
综上所述,该DRAM芯片的地址线数目为19根,数据线数目为8根。这样的设计使得芯片能够高效地存取和传输数据,满足其512K×8位的存储容量需求。

512k*8的RAM芯片需要多少条地址线进行寻址,需要多少条数据线?具体过程...
512为2的9次方,后面的8条数据线。比如:将8个RAM芯片以并联方式通过PCB走线连接,可以组成一个8Kx8bit存储器。要完成所有的寻址最少需要13条地址线。完成PBANK片选需要3条地址线。128根芯片组选择地址线,其中两个512*4的RAM芯片共用一根芯片组选择地址线。芯片组选择地址线即共用的片选线。

16. 一DRAM芯片,容量为128k*8位,行与列地址分时输入,则片外地址引脚数目...
最少要17跟线。简介:DRAM芯片即动态随机存取存储器,DRAM 只能将数据保持很短的时间,所以需要定时刷新。DRAM相对于SRAM来说更加复杂,因为在DRAM存储数据的过程中需要对于存储的信息不停的刷新,这也是它们之间最大的不同。类型:DRAM 分为很多种,常见的主要有 FPRAM\/FastPage、EDORAM、、DDR RAM、...

...我想问一下“512K×8位”指的是什么?K和位、字节、MB不是可以转化...
512Kx8位表示芯片的容量。512K表示芯片的寻址范围可以达到512K,8位表示系统数据总线有8位。1KB=1024Bytes=2的10次方Bytes 1MB=1024KB=2的20次方Bytes 1GB=1024MB=2的30次方Bytes 1TB=1024GB=2的40次方Bytes

某静态RAM芯片的容量为8K*8位,则该芯片的地址线是多少根?
13根。8位说明该ram按字节存取,8k即8192,为2的13次方。所以地址线需要13根。

某一RAM芯片,其容量为32K*8位,除电源和接地端外,该芯片引出线的最小...
2114(1K×4位)。DRAM特点如下:存储原理:利用MOS管栅极电容可以存储电荷的原理,需刷新(早期:三管基本单元;之后:单管基本单元)。刷新(再生):为及时补充漏掉的电荷以避免存储的信息丢失,必须定时给栅极电容补充电荷的操作。刷新时间:定期进行刷新操作的时间。该时间必须小于栅极电容自然保持信息的...

某一DRAM芯片,采用地址复用技术,其容量为1024×8位,除电源和接地端外...
【答案】:B 1024×8位,故而可寻址范围是1024B,按字节寻址。而采用地址复用技术,通过行通选和列通选分行列两次传送地址信号,故而地址线减半为5根,数据线为8根;加上行通选和列通选以及读/写控制线(片选线用行通选代替)4根,总共是17根。

相似回答