为什么TTL与非门输入端悬空相当于接高电平?实际电路中,闲置管脚应如何处理?

如题所述

实际电路中,与非门、与门闲置的输入端管脚应接到高电平(即通过电阻接到电源正电压)。

去看数电里门电路章节。首先TTL与非门的两个输入端是一个具双发射极的三极管,悬空端A的电平受另一个输入端B钳制,因为它们是有同一个基极C,电压为B+0.7,A=C-0.7=B;Y=(AB)'=(BB)'=B'=(1B)'=B';所以选空端相当于接高电平。

一般在做电路板时没用的脚我们都是用锡把固定在板上而不接入电路,即让它保持悬空。

扩展资料:

TTL电平,TTL的电源工作电压是5V,所以TTL的电平是根据电源电压5V来定的。CMOS电平,CMOS的电源工作电压是3V - 18V,CMOS的电源工作电压范围宽,如果你的CMOS的电源工作电压是12V,那么这个CMOS的输入输出电平电压要适合12V的输入输出要求。

即CMOS的电平,要看你用的电源工作电压是多少,3v - 18V,都在CMOS的电源工作电压范围内,具体数值,看你加在CMOS芯片上的电源工作电压是多少。

参考资料来源:百度百科-TTL电平

温馨提示:内容为网友见解,仅供参考
第1个回答  2019-08-12

实际电路中,与非门、与门闲置的输入端管脚应接到高电平(即通过电阻接到电源正电压)。

去看数电里门电路章节。首先TTL与非门的两个输入端是一个具双发射极的三极管,悬空端A的电平受另一个输入端B钳制,因为它们是有同一个基极C,电压为B+0.7,A=C-0.7=B;Y=(AB)'=(BB)'=B'=(1B)'=B';所以选空端相当于接高电平。

一般在做电路板时没用的脚我们都是用锡把固定在板上而不接入电路,即让它保持悬空。

扩展资料

TTL电平信号对于计算机处理器控制的设备内部的数据传输是很理想的,首先计算机处理器控制的设备内部的数据传输对于电源的要求不高以及热损耗也较低,另外TTL电平信号直接与集成电路连接而不需要价格昂贵的线路驱动器以及接收器电路。

再者,计算机处理器控制的设备内部的数据传输是在高速下进行的,而TTL接口的操作恰能满足这个要求。TTL型通信大多数情况下,是采用并行数据传输方式,而并行数据传输对于超过10英尺的距离就不适合了。

这是由于可靠性和成本两面的原因。因为在并行接口中存在着偏相和不对称的问题,这些问题对可靠性均有影响。

数字电路中,由TTL电子元器件组成电路使用的电平。电平是个电压范围,规定输出高电平>2.4V,输出低电平<0.4V。在室温下,一般输出高电平是3.5V,输出低电平是0.2V。最小输入高电平和低电平:输入高电平>=2.0V,输入低电平<=0.8V,噪声容限是0.4V。

参考资料来源:百度百科-TTL电平

本回答被网友采纳
第2个回答  2010-12-12
建议你去看数电里门电路章节。首先TTL与非门的两个输入端是一个具双发射极的三极管,悬空端A的电平受另一个输入端B钳制,因为它们是有同一个基极C,电压为B+0.7,A=C-0.7=B;Y=(AB)'=(BB)'=B'=(1B)'=B';所以选空端相当于接高电平。一般我们在做电路板时没用的脚我们都是用锡把固定在板上而不接入电路,即让它保持悬空
第3个回答  推荐于2017-11-23
实际电路中,与非门、与门闲置的输入端管脚应接到高电平(即通过电阻接到电源正电压),或非门、或门闲置的输入端管脚应接到低电平(即通过电阻接到电源地)。本回答被提问者采纳
第4个回答  2010-12-12
这是由TTL电路内部特性决定的,实际电路中,闲置管脚接VCC电路更可靠。

为什么TTL与非门输入端悬空相当于接高电平?实际电路中,闲置管脚应如何...
实际电路中,与非门、与门闲置的输入端管脚应接到高电平(即通过电阻接到电源正电压)。去看数电里门电路章节。首先TTL与非门的两个输入端是一个具双发射极的三极管,悬空端A的电平受另一个输入端B钳制,因为它们是有同一个基极C,电压为B+0.7,A=C-0.7=B;Y=(AB)'=(BB)'=B'=(1B)'=...

ttl与非门输入端悬空相当于输入什么电平?为什么?
在实际电路中,与非门和空闲与非门的输入引脚应连接到高电平(即通过电阻连接到电源的正电压)。进入数字门电路章节。首先,TTL与非门的两个输入端是一个带有两个发射器的三极管,并且悬浮端子a的电平被另一个输入端子B钳制,因为它们具有相同的基极C,电压为B+0.7,a=C-0.7=B;y=(AB)'...

对于TTL门电路,输入端悬空相当于什么电平?多余的输入端,在实际连接中应...
对于TTL与非门,输入端悬空实际上是相当于接到了一个高电平。这是由于其内部结构决定的:两个输入端共享一个基极,一个输入端(A)的电位会受到另一个输入端(B)的控制,当A端悬空时,其电平会跟随B端,因为A=C-0.7=B,所以悬空状态相当于B+0.7的高电平状态。值得注意的是,TTL门电路的工作...

为什么TTL与非门输入端悬空相当于逻辑1电平?
TTL与非门悬空时相当于逻辑1电平,也就是相当于输入为高电平。因为TTL器件是三极管电流放大器件组成的电路,与非门的输入是三极管NPN结构的发射极,三极管的基极通过电阻和电源正连接,所以悬空时有电源电压通过电阻和PN结使输入为高电平电位。CMOS器件不能这样处理,CMOS是电压放大器件,输入不能悬空。

ttl与非门输入端悬空相当于输入什么电平
当TTL与非门的输入端悬空时,由于TTL门电路的内部结构,这个未连接的输入端并不会呈现完全的断路状态。实际上,由于门电路内部晶体管的特性,悬空的输入端往往会被内部的晶体管拉向正电源,也就是相当于接收到了高电平信号。这是因为在TTL门电路的设计中,输入端通常会有一定的上拉或下拉电阻,以确保在...

为什么TTl门电路的输入端悬空时相当于逻辑1
因为悬空时可以看作是输入端接一个无穷大的电阻,当输入电阻大于IKΩ时,输入电平就变为阈值电压UTH即为高电平,所以相当于逻辑1。数字电路中,把电压的高低用逻辑电平来表示。逻辑电平包括高电平和低电平这两种。在TTL门电路中,把大于3.5伏的电压规定为逻辑高电平,用数字1表示;把电压小于0.3伏的...

TTL与非门的多于余输入端悬空时,该逻辑等效于什么电平?多余输入端应...
TTL与非门的多于余输入端悬空时,该逻辑等效于高电平 多余输入端应悬空或接高电平。嗯 看到楼下的回答,补充一下:我没有记错,TTL悬空等效于高电平,CMOS不允许悬空。TTL可以悬空,悬空可能出现不正常情况的那是CMOS电路

TTL集成与非门电路中不用的输入端如何处理
TTL集成电路中输入端若悬空(什么都不接)代表此输入端输入高电平(逻辑1),但在实践中,由于工艺、玷污等原因未接的输入端很容易碰到其他信号线,导致输入错误信号,所以建议楼主在设计电路的时候根据电路要求给不用的输入端接高电平或地。或 非门的任一输入端(或多端)为高电平(逻辑“1”)时,输出...

TTL门电路的无用端是否能悬空或接高电平?为什么??
使电路产生误动作;而且悬空时也极易使栅极感应静电,造成栅击穿。对于多余的输入端要根据电路的功能分别处置:与门和与非门的多余端应接高电平;而或门和或非门的多余端应接低电平。如果电路的工作速度不高,功耗也不需要特别考虑时,也可将多余端与使用端并接。参考资料:《CMOS集成电路》...

!TTL与非门悬空相当于输入什么电平,为什么?
TTL与非门输入端悬空相当于输入高电平.因为此时输入端没电流流出,发射极电位等同与基极电位,为高电平.但CMOS非门输入端不可悬空!否则无法工作原因是内部场效应管无法取得合理的偏置.

相似回答