用74LS138和与非门实现全加器
首先得弄清楚全加器的原理,你这里说的应该是设计1位的全加器。全加器有3个输入端:a,b,ci;有2个输出端:s,co.与3-8译码器比较,3-8译码器有3个数据输入端:A,B,C;3个使能端;8个输出端,OUT(0-7)。这里可以把3-8译码器的3个数据输入端当做全加器的3个输入端,即3-8译码器的...
如何用集成二进制译码器74LS138和与非门构成全加器
我这里建议你使用两片74LS138芯片 一片控制s函数 一片控制C函数 由于每片芯片都有三个使能端,你只要每片都选用一个就行了 其余的使能端接地就行了。关键的地方来,使用第一片芯片用于函数S 那么这片芯片的使能端接1 为什么 自己去想。那么如何去判断要使用进位信号呢 这里你就要使用三个 输入 ABC...
如何用一片74ls138译码器和一片74ls20双四输入与非门组成一位全加器电 ...
一位全加器:A、B为加数,C为前进位,S为和,Co为后进位;ABC分别为74LS138的数据输入位,Y为74LS138的输出位;真值表如下图示;那么;把 S=1 的 Y 端通过四输入与非门连接在一起,则门输出即为 S;把 C0=1 的 Y 端通过四输入与非门连接在一起,则门输出即为 Co;
用3线—8线译码器(74LS138芯片).四输入与非门实现"三个开关控制一个灯...
用3线—8线译码器(74LS138芯片)四输入与非门实现三个开关控制一个灯的电路:全加器真值表:00000;00110;01010;01101;10010;10101;11001;11111。故有Si和Ci的表达式分别为:Si=A’B’C+A’BC’+AB’C’+ABC Ci=A’BC+AB’C+ABC’+ABC 故74138的连接图为:下面的地址输入端:A2...
设计一位全加器 ,74ls138 +2个四输入与非门构成的全加器,用vhdl语言设...
ENTITY adder IS PORT(a,b,c: IN bit;s,c0: OUT bit);END adder;ARCHITECTURE one OF adder IS SIGNAL y_n:bit_vector(7 DOWNTO 0);BEGIN decoder:PROCESS(a,b,c)VARIABLE y:bit_vector(7 DOWNTO 0);BEGIN y := (OTHERS => '1');CASE c&b&a IS WHEN "000" => y(0) := ...
数字电路与逻辑设计:用74138实现一位全加器!!
A B Ci C0 S A B Ci C0 S 0 0 0 0 0 1 0 0 0 1 0 0 1 0 1 1 0 1 1 0 0 1 0 0 1 1 1 0 1 0 0 1 1 1 0 1 1 1 0 1
计算机电路基础的题目,急求!!!回答得好追加悬赏分数!!
回答:一个电灯,要求在四个不同的地方都可以独立控制它的亮灭。设计并完成一个电路以满足上述要求输入是四位二进制正整数,输出是能被5整除时为1,否则为0.设计并完成一个电路满足上述要求。只想说如果用C语言简单多了,数电学的不好,忘记的差不多了设计一个全加器电路,用3线-8线译码器74LS138来实现...
用74ls138设计一个全加器
用74ls138设计一个全加器 ltl610 | 浏览7046 次 问题未开放回答 |举报 推荐于2017-12-16 09:47:45 最佳答案 设A为加数B为被加数 低位进位为Ci-1 和为S 进位为CiA B Ci-1 S Ci0 0 0 0 00 0 1 1 00 1 0 1 00 1 1 1 11 0 0 1 01 0 1 0 11 1 0 0 11 1 1 1 1 ___ ...
用一片74ls138和两片74LS20实现一位全加器
一位全加器,是两个加数,A,B,一个进位C,和是S,进位Cy。和S函数,进位Cy函数省略,可以自己写。逻辑图如下。
用74ls138设计一个全加器
设A为加数B为被加数 低位进位为Ci-1 和为S 进位为Ci A B Ci-1 S Ci 0 0 0 0 0 0 0 1 1 0 0 1 0 1 0 0 1 1 1 1 1 0 0 1 0 1 0 1 0 1 1 1 0 0 1 1 1 1 1 1 ___———S=Y1.Y2.Y4.Y7 ___———Ci=Y3.Y5.Y6.Y7 接线图我就不帮你画了 ...