2.用74LS160异步置零法设计同步7进制计数器
3.用74LS1151与74LS160构成10110011序列信号发生器
希望能有图解,好的话加分。
一、实验内容
1、掌握集成计数器的功能测试及应用
2、用异步清零端设计6进制计数器,显示选用数码管完成。
3、用同步置零设计7进制计数器,显示选用数码管完成。
二、演示电路 74LS160十进制计数器连线图如图1所示。
CLR:异步清零端
CLK:时钟输入端(上升沿有效)
A- D:数据输入端
ENP,ENT:计数控制端
LOAD:同步并行置入控制端
RCO:进位输出端
74160的功能表如表1所示。由表1可知,74160具有以下功能:
① 异步清零
D0、D1、D2、D3 输入端的数据将分别被Q0~Q3所接收。由于这个置数操作要与CP 上升沿同步,且D0、D1、D2、D3的数据同时置入计数器,所以称为同步并行置数。
③ 保持
连续输入16个计数脉冲后,电路将从1111状态返回到0000状态,RCO端从高电平跳变至低电平。可以利用RCO端输出的高电平或下降沿作为进位输出信号。
连上十进制加法计数器160,电路如图1所示,给2管脚加矩形波,看数码管显示结果,并记录显示结果。
三、用160和与非门组成6进制加法计数器-用异步清零端设计
电路如图2所示,给2管脚加矩形波,看数码管显示结果,并记录显示结果。
四、用160和与非门组成7进制加法计数器-用同步置零设计
则为七进制计数器。
五、实验报告
1、实验名称、内容和实验电路。
2、 说明同步置0与异步清零的区别
3、 总结使用集成计数器的体会
六、试用同步十进制计数器74LS160接成16进制计数器
设计思路: 74LS160是10进制计数器,要做成16进制计数器,先要做一个比16大的计时器。这里用两片74LS160接成一个100进制计数器,再通过置0法实现16进制计数。
设计电路:
1、用74LS161完成7进制的加法计数器(同步置数法) 最好有图,谢谢。
当同步置数端有效时,在时钟信号下降沿操作下,并行输入置数数据ABCD,是输出信号为ABCD;当异步清零端有效时,其它输入信号都不起作用,将计数器清零。
1.用74LS160同步置数法设计同步7进制计数器
2、用异步清零端设计6进制计数器,显示选用数码管完成。 3、用同步置零设计7进制计数器,显示选用数码管完成。 二、演示电路 74LS160十进制计数器连线图如图1所示。CLR:异步清零端 CLK:时钟输入端(上升沿有效) A- D:数据输入端 ENP,ENT:计...
1.用74LS160同步置数法设计同步7进制计数器
2、用异步清零端设计6进制计数器,显示选用数码管完成。 3、用同步置零设计7进制计数器,显示选用数码管完成。 二、演示电路 74LS160十进制计数器连线图如图1所示。CLR:异步清零端 CLK:时钟输入端(上升沿有效) A- D:数据输入端 ENP,ENT:计...
如何用74LS161来实现7进制的计数器?
一、7进制则表示有7个有效状态,如0000,0001,0010,0011,0100,0101,0110(Q3Q2Q1Q0)二、要想实现就有两种方法,置零或置数,我用置零法来试试,因为74LS161是有异步置零端,所以需要到0111这个状态后再置零,因为0111这个状态时间很短所以不会进入有效状态。三、EP ET两个端接1,LD接1,C为...
74ls160同步清零端设计的七进制计数器的状态转换图怎么画
以下是74LS160七进制计数器的状态转换图的绘制方法:1、将74LS160的二进制计数器状态转换图中的四个状态S0、S1、S2、S3按照二进制转换成对应的七进制数,得到状态分别为0、1、2、3、4、5、6。2、根据七进制数的递增关系,将状态分为七个状态:0、1、2、3、4、5、6。其中,状态0为最低状态...
如何用一个74LS161实现7进制的计算器?
可以用同步4位二进制加法计数器74LS161、三输入与非门74LS10、4511、共阴七段数码LED显示器来实现七进制的计数器。具体实现方法如下:首先要知道74LS161是4位二进制同步计数器,该计数器能同步并行预置数据,具有清零置数,计数和保持功能,具有进位输出端,可以串接计数器使用。从初始状态开始,七进制...
怎么用74ls162与74ls00构成模为7的复位计数器和置为计数器?请高手指点...
74LS162和74ls00本身是十进制。要实现7进制有两种方法:清零和置数。清零法:将输出端的Q0、Q1、Q2(Q3是高位)通过一个与非门接到清零端,置数端接高电平(数据输入端不用管)。置数法:数据输入端D0、D1、D2、D3(D3是高位)接成0011,清零端接高电平,输出端CO接一个非门,再接到置数...
用74LS161完成7进制的加法计数器(异步清零法)
74HC161和74LS161都是常用的四位二进制可预置的同步加法计数器,74HC161是CMOS型,74LS161是TTL型。它可以灵活的运用在各种数字电路,以及单片机系统中实现分频器等很多重要的功能。CLR为异步清零控制端,LOAD为同步置数控制端,ENP,ENT为计数控制端。D , C , B , A 为并行数据输入端。Qd,Qc,Qb...
如何用74LS160设计一个计数规律为1 2 3 4 5 6 7的计数器?
这是初始值为1的7进制计数器,利用置数法,计数到7时,将Q2Q1Q0接到与非门,产生一个置数信号加到LD端,而预置数端将D0接VCC,D3D2D1都接到GND。
用你熟悉的设计方式设计一个可预置初值的 7 进制循环计数器,15 进制的...
用一片74LS161四位二进制数计数器设计,需要用反馈置数法,才能预置初值。假如初值为3,即最小数是3,7进制计数器,那最大数就是9。逻辑图如下,这也是仿真图,那个数码管,可以省掉,那是为了显示仿真效果的。